|
Mentor Graphics Calibre Interactive工具獲意法半導體採用 (2002.10.11) Mentor Graphics日前宣佈,意法半導體(STMicroelectronics)已決定採用Calibre Interactive工具來支援電路之小區塊和功能區塊(cell and block)的實體驗證,這表示意法半導體將把Calibre技術擴大應用至整個設計流程,從電路之小區塊/功能區塊和全晶片的驗證開始,一直到最後的生產製造 |
|
Artisan記憶體產品獲Mentor支援 (2002.09.26) 明導國際(Mentor Graphics)近日表示將為Artisan ComponentsO的嵌入式記憶體產品提供更高階支援;透過Mentor Graphics MBISTArchitect工具協助,Artisan記憶體使用者即可利用記憶體內建自我測試(BIST)功能來診斷和修復製造瑕庛,不但對設計時間的影響最少,還能實現高品質的測試結果和製造良率 |
|
Mentor推出新版IC設計工具 (2002.09.02) 明導國際(Mentor Graphics)於日前推出新版本的IC設計工具,範圍涵蓋類比與混合信號系統單晶片的整個設計流程,是所有相關設計工具的一次主要軟體發行。消費性電子產品對於更多複雜功能的需求不斷增加 |
|
智原採用Mentor Graphics可測試設計工具 (2002.07.15) Mentor Graphics於日前表示,智原科技(Faraday)已決定採用Mentor Graphics的可測試設計(DFT)工具,並將它用於智原的系統單晶片設計流程;Mentor擁有已通過實際考驗的可測試性設計技術,並能協助客戶提高生產力、改善測試品質和降低測試成本 |
|
明導將舉辦Metor 2002年EDA巡迴展 (2002.06.17) 新聞簡述:明導國際日前表示,將於7月11日起舉辦Mentor 2002 EDA Roadshow-IC Solution,邀請來自全球的技術顧問,提供一系列的科技解決方案,而在此巡迴展中,明導亦將展出全系列的產品線 |
|
Agere採用Mentor矽智財元件儲存管理系統 (2002.06.17) Mentor Graphics近日推出QuickUse Repository,一套現成矽智財元件儲存管理系統,採用該公司已通過實際考驗的QuickUse Development System(QDS)知識管理基礎架構,為使用者帶來以網路為基礎的設計資料管理系統,可提供企業全面的矽智財元件內部控制、分散管理與認證功能,以提昇設計重複使用效率和產品的品質 |
|
Mentor Graphics Calibre DRC 支援TSMC 90奈米製程技術 (2002.06.04) Mentor Graphics和台積電於5月28日共同宣佈,開始為台積電最先進的90奈米製程, Nexsys ,提供Calibre DRC實体驗証(設計規則檢查)。在台積電與Mentor Graphics工程團隊的密切合作下,Calibre產品獲得進一步加強 |
|
TI採用Mentor Graphics Calibre實體驗證工具套件 (2002.06.04) Mentor Graphics於5月28日宣佈,德州儀器(TI)已決定採用Mentor Graphics Calibre實體驗證工具套件,並將它用於德州儀器的ASIC、邏輯、混合信號與類比製程元件設計;德州儀器計劃從2002年底開始,利用這套工具支援重要的客戶和技術 |
|
Mentor Graphics Calibre部門與IMEC合作 (2002.06.03) Mentor Graphics於5月28日宣佈,Mentor Calibre部門已和IMEC達成一項合作協議,將共同發展次波長微影技術(subwavelength microlithography)。IMEC是歐洲最重要的獨立研究中心,研究領域涵蓋微電子、奈米技術、資訊和通信系統的設計方法和技術 |
|
摩托羅拉選擇Mentor Graphics的FormalPro (2002.05.29) Mentor Graphics於22日宣佈,摩托羅拉的行動電話基礎設施設計中心已決定採用Mentor Graphics的正規驗證產品FormalPro,驗證摩托羅拉的新世代行動電話基地台,這其中包含百萬邏輯閘的ASIC元件 |
|
Mentor推出Seamless的C-Bridge技術 (2002.03.08) Mentor Graphics於日前宣佈推出C-Bridge技術,它是領先市場的Seamless協同驗證環境的一項擴充技術,可將C/C++語言硬體描述、測試平台(test bench)與協定模型加入Seamless協同驗證階段,建立嵌入式設計的高階模型,並改善驗證效能 |
|
Mentor Graphics的 Calibre DRC佳績頻傳 (2002.02.28) Mentor Graphics於日前宣佈,Calibre DRC在積體電路實體驗證市場的領先優勢持續擴大。根據Dataquest於2001年10月發表一篇名為「電子設計自動化2001年:身為電子設計自動化廠商真好」的報告,Calibre在2000年共拿下57%的DRC市場,相較於1999年的47%領先優勢,市場佔有率又增加一成 |
|
Mentor Graphics提供NewLogic藍芽矽智財元件 (2002.02.05) Mentor Graphics於日前宣佈和藍芽設計解決方案主要供應商NewLogic達成一項市場協議,允許Inventra部門將藍芽矽智財元件的使用授權提供給系統單晶片設計人員。根據此項協議 |
|
Mentor Graphics擴大實體驗證工具應用範圍 (2001.11.19) Mentor Graphics於日前宣佈,該公司正在擴大設計規則檢查以及佈局與線路圖比對實體驗證工具的應用範圍,以便支援IBM矽鍺元件混合信號製程系列。IBM矽鍺元件製程成為Calibre實體驗證工具所支援眾多晶圓代工廠製程中最新的一員 |
|
日立選擇Mentor Graphics相位移光罩軟體 (2001.11.16) Mentor Graphics日前宣佈,日立已決定採用Calibre PSMgate軟體與解析度強化技術,將它們做為0.13微米製程的標準工具,以便製造更精密準確的電路結構,進而將電晶體縮小到0.1微米以下 |
|
東芝決定採用Mentor 的Celaro模擬器 (2001.09.05) Mentor Graphics於日前宣佈,全球第二大半導體廠商東芝已決定採用Celaro硬體模擬器,做為重要系統單晶片產品設計的核心驗證解決方案,希望在不影響設計品質的前題下,加快新產品的上市時間 |
|
Mentor Graphics與台積電提供類比設計套件 (2001.07.13) Mentor Graphics與台積電於日前推出一套可立刻使用的類比設計套件(Analog Design Kit),支援台積電的類比與混合信號製程技術。這組設計套件可縮短數個星期的設計時間、提高生產力和改善設計品質,最終讓設計人員加快產品的上市時間 |
|
Altera之 EDA供應商為其新一代架構提供合成及模擬工具 (2001.02.19) Altera公司日前宣布其EDA夥伴將為其新一代架構提供合成和模擬工具。Altera的新一代架構包括APEX 20KC元件與基於ARM和MIPS的嵌入式處理器內核的Excalibur(嵌入式處理器解決方案) |
|
Mentor整合TI的DSP及IBM內嵌式處理器到VIVACE建立一套虛擬原型系統 (2000.12.15) Mentor Graphics於日前宣佈,德州儀器(TI)的TMS320C62x數位信號處理器以及IBM的PowerPC 405內嵌式處理器已整合到VIVACE環境中。從現在開始,無論是系統單晶片的設計人員或從事於系統整合的廠商,他們都可以透過VIVACE環境的協助,來使用Mentor的Celaro硬體模擬器,並且建立一套虛擬原型系統,以便進行硬體和軟體的除錯工作 |