|
Xilinx推出LDPC錯誤校正IP基礎 (2015.08.13) 美商賽靈思(Xilinx)推出低密度奇偶校驗(Low-Density Parity-Check;LDPC)錯誤校正IP基礎,為雲端與資料中心儲存市場實現各種新一代快閃型應用。由於各種3D NAND技術讓NAND快閃記憶體不斷精進,LDPC錯誤校正已然成為一項關鍵的核心功能以因應現今儲存解決方案對可靠度和耐用度的嚴格要求 |
|
低密度奇偶校驗碼的實現與展望 (2008.07.01) 在多種錯誤更正碼中,低密度奇偶校驗編碼,早已被證實具有極為優越的性能。以目前的技術環境,要實現低密度奇偶校驗編碼系統已不再是不可能的任務;同時以往所使用的編碼系統已漸漸無法滿足人類對於資料傳輸正確率與日俱增的需求 |
|