|
威盛公佈Matthew規格 鎖定資訊電腦 (2000.09.22) 威盛電子在21日科技論壇中公布SOC(系統單晶片)Matthew大致規格,未來將瞄準資訊電腦(Information PC)等500美元以下的系統市場;而Matthew除是威盛與台積電在0.15微米先進製程首度合作,也為明年SOC趨勢吹起號角 |
|
從概念成型到設計出硬體的解決方案服務 (2000.09.21) 如果說我們要找一個小而美的公司,像鈦思科技這樣的公司應該算是相當合乎這種標準了。因為鈦思科技以一個對MATLAB專業愛用者的角色,然後進一步來代理並推廣這一系列的產品,不僅是非常專業領域上的服務,更是一家業務目標簡單明確的公司 |
|
朗訊 摩托羅拉推高效數位信號處理器 (2000.09.19) 朗訊科技(Lucent)表示,該公司微電子事業群及摩托羅拉半導體產品部聯合公佈StarCore SC110數位信號處理器(DSP)核心細節。朗訊指出,StarCore SC110是一套低功率消耗、高效能與低系統成本的最佳設計產品,在與StarCore SC100高效能的編譯器架構結合之後,StarCore SC110可讓OEM業者用C語言自動完成90%的編碼,是消費和基礎通訊應用產品的理想選擇 |
|
矽統推出550系統單晶片 (2000.09.04) 矽統科技11月可望推出代號為550的系統單晶片(SOC),整合處理器與晶片組,主要瞄準使DVD播放機具備上網功能的IDVD平台,550除是矽統首款針對資訊家電(IA)市場開發的產品,也為晶片組廠商搶占IA領域吹起號角 |
|
IC設計產業發展趨勢觀察 (2000.09.01) IC設計產業結合專業晶圓代工廠的成功經營模式,使得Fabless產業近幾年在全球各地大放異彩,吸引各家設計高手競逐其中。儘管如此,由於「創新」是Fabless公司必備的元素,因此Fabless公司如何領先群雄洞燭產業趨勢,率先推出新產品便成為Fabless公司致勝的關鍵之一 |
|
全球IC設計產業發展動向檢視 (2000.09.01) IC設計業屬於半導體產業鍊的上游產業,係指本身無晶圓廠(Fab),專注從事IC相關設計,並在設計完成後,再交由晶圓代工、封裝以及測試業者代為製造一顆顆完整功能的IC |
|
IP基本概念介紹(一) (2000.09.01) 隨著半導體製程技術的精進、晶片複雜度的增加,以及產品生命週期縮短,導致IC設計能力跟不上製造能力,因而促成IP時代的來臨,帶給半導體產業十分重大的變革。 |
|
深次微米技術與生物晶片 (2000.08.31) 今年晶圓廠所談的製程技術都以導入0.18微米或0.15微米為主,與過去製程技術比較起來已經進步了好多倍,然而之所以能達到這樣精密的程度,主要還是透過光影與生化蝕刻的精密控制技術才能完成 |
|
明導Eldo工具獲聯電採用 (2000.08.30) 明導資訊(Mentor)宣佈,聯電(UMC)已決定採用該公司之Eldo來做為類比電路的模擬工具。明導表示,透過雙方所簽訂的一份多年合作協議,聯電將把Eldo工具的基本元件模型參數提供給客戶 |
|
安謀發表軟體開發工具套件 (2000.08.25) 16/32位元內嵌式RISC微處理器解決方案供應商安謀國際科技(ARM)表示,該公司日前於英特爾開發者論壇(Intel Developers Forum, IDF)中發表ARM Developer Suite 1.1版軟體開發套件(ADS 1.1),以及Multi-ICE 2.0版套件(In-Circuit Emulator),更進一步擴充ARM的開發工具產品系列 |
|
美國國家半導體將推應用於WebPad產品之系統單晶片 (2000.08.17) 資訊家電市場正在萌芽階段,系統單晶片(SOC)的推出時程也已指日可待。已將重心放在資訊家電市場的美國國家半導體(NS)計劃在年底前推出第1套可運用在WebPad等產品上的系統單晶片,預估在整體設計上,單晶片將可比多晶片減少一成以上的總體設計成本,也將因此帶動明年資訊家電單晶片的市場需求 |
|
智原發表高速乙太網路媒介存取控制器IP (2000.07.21) 以自行研發IP(矽智產元件)為核心競爭力的智原科技(Faraday)宣佈,該公司今年度預計每月份都有一至多項IP問世。智原亦推出「高速乙太網路媒介存取控制器IP」(Fast Ethernet Media Access Controller, FMAC),智原表示,FMAC的成功對於智原在網路通訊領域IP及客戶訂製SOC ASIC的版圖擴張大有助益 |
|
智原推廣嵌入式數位信號處理器核心IP (2000.07.21) 智原科技(Faraday)宣佈,該公司近期熱烈推廣「DRACO 嵌入式數位信號處理器核心IP」(Embedded Digital Signal Processor (DSP) Core IP, DRACO ),該Embedded DSP為16bit定點運算(fixed-point)之處理器,適合提供IA,Audio/Video,通訊等資訊產品之SOC ASIC與IP客戶採用 |
|
NEC選用Cadence Cierto VCC驗證環境 (2000.06.15) 益華電腦(Cadence)六月初宣佈NEC電子事業部已選用Cadence的Cierto虛擬元件協同設計(Virtual Component Co-design;VCC)環境,作為新創ACE-2系統層次設計驗證程序的基準工具。
NEC ACE-2創新架構的第一階段發展重點將鎖定於系統整合單晶片設計流程內,決定開發時間長短的5個關鍵步驟,以舒解現代工程師所面臨的最大壓力來源 |
|
半導體廠商所面臨新世紀的經營挑戰 (2000.06.01) 在IP導向的市場中,被克服的困難將可能是成功的關鍵
參考資料: |
|
Mentor提供設計輸入工具Design Architect-IC (2000.06.01) Mentor Graphics於日前宣佈,將開始供應Design Architect-IC給客戶;這是一套功能強大、容易使用的設計輸入工具,不但能大幅增加工程師的生產力,還可以針對「系統單晶片」(SOC)應用系統以及其它的複雜設計建立其電路功能方塊 |
|
NEC認可NC-Verilog模擬工具的簽證(sign-off)能力 (2000.05.03) Cadence發佈新聞稿指出NEC的新一代特殊應用積體電路(ASIC)設計作業已能在NC-Verilog邏輯模擬技術中直接完成最後簽證(Sign-off)的程序。透過一連串嚴謹的認證步驟,NEC將把NC-Verilog整合至其OpenCAD設計環境內,以支援超大型複雜晶片的開發工作 |
|
台積電的下水道工程--設計服務組織扮演的角色 (2000.05.01) 參考資料: |
|
美商前達新世代VDSM SinglePass SoC設計研討會 (2000.04.05)
|
|
提昇助聽設備SOC設計效能的解決方案 (2000.04.01) 系統層級設計方法有賴於在整個設計流程中,以模組化概念
進行設計,並且持續驗證演算法與硬體架構
參考資料: |