帳號:
密碼:
CTIMES / Pld
科技
典故
攀上傳輸頂巔──介紹幾個數位顯示介面標準

當傳輸技術進入數位時代之後,使用者及廠商對於數位顯示的品質要求越來越注重,結合顯示卡硬體的數位顯示介面標準,其發展進度因而更受到矚目。
PLD帶動高產量競爭力 (2000.12.01)
參考資料:
Altera將標準化處理器核心導入Excalibur設計 (2000.09.29)
現在可編程邏輯(Programmable Logic Design;PLD)晶片的邏輯閘數,已經進步到高達百萬閘(Gate)以上,而為了加強PLD的應用與鞏固市場,各家PLD生產廠商都積極運作,希望透過更多IP或核心的授權策略,以突顯本身PLD產品的優勢
Altera發表True-LVDS解決方案 (2000.07.19)
Altera公司日前宣布,其APEX 20KE可編程邏輯元件(PLD)家族可支持840Mbps的低電壓差動信號(LVDS),Altera命名為True-LVDS。這種全新True-LVDS比當前的622Mbps LVDS I/O頻寬在性能上提高了35%
柏士發表新版Warp軟體 (2000.07.17)
柏士半導體(Cypress Semiconductor)發表該公司新版Warp軟體6.0,柏士表示,Warp R6.0可編程邏輯設計(programmable logic design, PLD)軟體與以往發行的版本相同,Warp R6.0 亦提供99美元的超值版,以及另外兩款擁有更多功能的專業版與企業版
LATTICE發表ispPAC系列 (1999.11.29)
LATTICE Semiconductor於今日發表最新的可編輯類比電路-單晶IC家族-ispPAC 系列正式進入可編輯類比市場。 首先推出的二個新產品為ispPAC10和ispPAC20 Lattice,號稱為「類比晶片中的PLD」,ispPAC系列為類比(Analog)設計的領域帶來了前所未有的簡易、快速、高彈性設計等好處

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw