|
Cypress SRAM獲Altera採用於FPGA開發套件 (2011.11.14) Cypress日前宣布Altera公司28奈米Stratix V GX FPGA開發套件,選用Cypress Quad Data Rate II(QDRII)以及QDRII+ SRAM。Cypress表示,其SRAM讓Stratix V FPGA開發套件能實現100 Gbps的線路速率。
Stratix V GX FPGA開發套件提供完整的設計環境 |
|
Altera推出新款單晶片4K格式轉換參考設計 (2010.09.13) Altera公司近日宣佈,將在9月9日至14日於阿姆斯特丹RAI中心舉行的IBC2010上,展示第一款整合了序列數位介面(SDI)的單晶片4K格式轉換參考設計,展位是位於第5廳A19。當今的數位劇院以及電子看板、現場活動和視訊會議等下一代專業影音應用,推動了4K解析度的使用 |
|
Altera推出新款Quartus II開發軟體10.0版 (2010.07.08) Altera日前宣佈推出可編程邏輯業界的頂級軟體Quartus II開發軟體10.0版,可為其CPLD、FPGA和HardCopy ASIC設計提供最高的性能和生產效率。Quartus II軟體10.0版可以為高密度設計提供比主要競爭對手快2到3倍的編譯時間,進而能夠繼續保持業界領先的生產效率優勢 |
|
Altera發佈新款28-nm Stratix V FPGA系列 (2010.04.21) Altera昨(20)日宣佈,發表新一代28-nm Stratix V FPGA,該款具有1.6 Tbps序列交換能力,採用各種創新技術和尖端的28-nm製程技術,降低了寬頻應用的成本和功率消耗;並採用台積電(TSMC)28-nm高性能(HP)製程技術進行製造,提供110萬個邏輯單元(LE)、53-Mbits嵌入式記憶體、3,680個18x18乘法器,以及最高速率28 Gbps的整合式收發器 |
|
Altera推出首款序列RapidIO 2.1 IP解決方案 (2009.11.20) Altera近日宣佈,推出首款支援RapidIO 2.1規範的矽智財(IP)核心。Altera的序列RapidIO IP核心可支援多達四條通道,每條通道速率為5.0 GBaud,進而滿足了無線和軍用市場日益增長的頻寬和可靠性需求 |
|
CPRI v4.1內部核心提高Altera系列無線基地台技術 (2009.08.11) Altera公司(11)日宣佈,開始提供通用公共射頻介面(CPRI)v4.1矽智財(IP)內部核心。CPRI v4.1 IP內部核心可實現高達6.144 Gbps的通道速率,在一個系統中支援LTE和WiMAX標準,並為WCDMA、CDMA和其他空中介面標準提供傳統的支援 |
|
Altera開始提供Stratix IV GX FPGA開發套件 (2009.06.11) Altera公司近日宣佈,開始提供Stratix IV GX FPGA開發套件。這一個套件為加速Altera整合8.5-Gbps收發器高性能40-nm Stratix IV GX FPGA的設計開發,提供硬體和軟體解決方案。
Stratix IV GX FPGA開發套件提供完整的PCIe Gen2端點硬體設計,包含有PCI-SIG相容電路板,在Stratix IV GX FPGA中有兩個PCIe Gen2硬式矽智財(IP)內部核心 |
|
Altera發售40-nm收發器FPGA第三系列產品 (2009.05.20) 針對3-Gbps應用提供獨特的低功率消耗、低成本和高性能FPGA解決方案,Altera公司宣佈,開始發售Arria II GX元件——第三系列40-nm FPGA產品。整合了收發器的Arria II GX系列,結合Stratix IV GX、Stratix IV GT FPGA以及HardCopy IV GX ASIC,Altera進一步拓展了全面的收發器FPGA和ASIC系列產品解決方案 |
|
Altera發售40-nm收發器FPGA第三系列產品 (2009.05.20) 針對3-Gbps應用提供獨特的低功率消耗、低成本和高性能FPGA解決方案,Altera公司宣佈,開始發售Arria II GX元件——第三系列40-nm FPGA產品。整合了收發器的Arria II GX系列,結合Stratix IV GX、Stratix IV GT FPGA以及HardCopy IV GX ASIC,Altera進一步拓展了全面的收發器FPGA和ASIC系列產品解決方案 |
|
Altera發佈Quartus II軟體版本9.0 (2009.02.12) Altera公司近日發佈Quartus II軟體版本9.0——CPLD、FPGA和HardCopy ASIC開發環境。9.0版全面支援Altera的收發器FPGA和HardCopy ASIC系列產品。這一個最新版Quartus II開發環境進一步增強了功能,幫助客戶以更低的工程投入,更迅速地將Altera解決方案推向市場 |
|
Altera發佈Stratix IV GT和Arria II GX FPGA (2009.02.12) 為了繼續擴大在收發器技術上的領先優勢,Altera公司近日發佈整合了收發器的兩款FPGA系列新產品。Stratix IV GX FPGA和HardCopy IV GX ASIC增加了新的Stratix IV GT和Arria II GX 40-nm FPGA系列,進一步拓展了全面的收發器FPGA和ASIC解決方案系列產品 |
|
Altera 10-GbE參考設計 全面支援XAUI通訊協定 (2008.09.18) 為滿足寬頻網路和電信應用需求,Altera公司宣佈,將針對使用XAUI通訊協定的設計人員提供10-gigabit乙太網路(10GbE)參考設計。網路路由器、企業和都會乙太網路交換器以及儲存交換器中的線路卡和系統控制器,都可以採用Altera Arria和Stratix系列FPGA,來可靠地連接10GbE背板或者網路 |
|
Altera Stratix II GX FPGA獲XLoom通訊公司使用 (2008.08.14) 為進一步展示其FPGA靈活性和通用性,Altera公司近日宣佈,XLoom通訊公司採用Stratix II GX FPGA訊號完整性開發套件來提供獨特的誤碼率(BER)測試環境。和傳統的BER測試設備相比,Altera採用FPGA架構的開發板,支援XLoom以更高的性能價格比來測試晶片級光電互聯模組 |
|
Linear發表新16位元、105Msps ADC (2008.04.17) 凌力爾特(Linear)發表一款新16位元、105Msps ADC,為高速ADC及FPGA間的數位通訊間建立了簡單的新標竿。LTC2274的新高速2線式串列介面,大幅減少了16位元ADC與FPGA間的資料輸入/輸出(I/O)線數量,將其從16 CMOS 或32 LVDS並行資料線減至單一、自調時脈(self-clocking)、2.1Gbps差動的單對通訊線,因而能釋出寶貴的 FPGA針腳 |
|
Altera Stratix II GX FPGA獲Harris公司採用 (2008.04.14) Altera公司宣佈,國際通訊和資訊技術公司Harris在其大型路由交換器Harris Platinum產品線中採用Stratix II GX FPGA。Harris Platinum產品線將使用Altera的三速3G SDI IP內部核心,以支援高達1080p(3 Gbp)的多種視訊訊號格式 |
|
Altera拓展Arria GX產品系列市場 (2008.04.09) Altera公司宣佈,Arria GX FPGA系列收發器速率達到3.125 Gbps,進一步降低靜態功率消耗,支援更多的序列通訊協定。採用成熟的Stratix II GX架構技術,Arria GX FPGA能夠以較低的價格在大批量應用中實現可靠的訊號完整性 |
|
安捷倫與Altera聯手開發首款收發器模型程式庫 (2008.01.30) 安捷倫科技(Agilent)宣佈與Altera聯手開發,專為搭配安捷倫ADS先進設計系統EDA軟體使用的首款收發器模型程式庫已經正式上市;Altera是專門供應以收發器為基礎的場式可程式閘陣列(FPGA)廠商 |
|
Altera的Stratix II GX FPGA提供50-Gbps SFI-5介面 (2008.01.28) Altera宣佈,具有嵌入式收發器的Stratix II GX FPGA支援SERDES訊框器介面Level 5(SFI-5)標準,為高性能光通訊應用提供40至50-Gbps介面。SFI-5規範是晶片至晶片標準,保證了前向糾錯(FEC)技術、訊框器以及業界最佳光纖轉發器之間的通用性 |
|
Altera在業界首次實現隨插即用訊號完整性技術 (2007.09.17) Altera公佈了隨插即用訊號完整性技術,這一創新的系統解決方案由最新的Quartus II設計軟體提供支援,目前可以在產品級Stratix II GX FPGA中實現。隨插即用訊號完整性可支援單介面卡配置,在系統功率消耗允許範圍內,可直接插入到任何指定的系統插槽中,重新定義FPGA在高性能系統中的應用 |
|
Altera的PCI Express解決方案支援Arria GX FPGA (2007.08.08) Altera公司宣佈其低成本Arria GX FPGA開發套件首次推出後即通過PCI-SIG的相容性測試。Altera Arria GX FPGA結合Altera PCI Express x4 MegaCore矽智財(IP)功能,組成業界成本最低的PCI-SIG相容開發套件 |