凌力爾特(Linear)發表一款新16位元、105Msps ADC,為高速ADC及FPGA間的數位通訊間建立了簡單的新標竿。LTC2274的新高速2線式串列介面,大幅減少了16位元ADC與FPGA間的資料輸入/輸出(I/O)線數量,將其從16 CMOS 或32 LVDS並行資料線減至單一、自調時脈(self-clocking)、2.1Gbps差動的單對通訊線,因而能釋出寶貴的 FPGA針腳。
|
Linear發表新16位元、105Msps ADC BigPic:315x225 |
串列資料通訊提供簡化的佈局,並只需少數的板面空間以進行佈線,同時提供了於類比及數位界限間佈線的彈性。針對雜訊敏感度高的應用,此串列介面提供了介於數位及類比電路的高效率隔絕屏障,並且能用來消除數位輸出間的耦合,降低數位回授。
LTC2274輸出資料是根據針對使用8b10b編碼之資料轉換器(JESD204)的JEDEC 串列介面規格而串列化,其能與許多FPGA高速介面相容,包括Xilinx的Rocket IO、Altera的Stratix II GX I/O及Lattice的ECP2M I/O。在2.1Gbps時,LTC2274提供ADC所擁有的最高速串列介面。包括頂級的通訊設備、多通道系統、具空間限制性的設計、以及儀器等相關應用,所有都能從LTC2274的獨特介面及特性組合中獲益。LTC2274具有許多獨特功能以提昇整體系統設計。針對高敏感度的接收器應用,LTC2274的內部透明抖動電路可提升ADC的SFDR響應至100dBc以上,以提供低位準輸入訊號。