|
ARM與聯華電子最新28HPC POP製程合作 (2016.02.15) 全球IP矽智財授權廠商ARM宣布即日起聯華電子的28奈米28HPCU製程可採用ARM Artisan實體IP平台和ARM POP IP。
此舉擴大了ARM 28奈米IP的領先地位,讓ARM合作夥伴生態圈能夠透過所有主要的晶圓代工廠取得完整的28奈米基礎IP |
|
益華電腦與GLOBALFOUNDRIES發表28 奈米超低功率製程ARM Cortex-A12處理器晶片設計定案 (2014.03.17) 益華電腦(Cadence Design Systems Inc.)於2014年美國矽谷舉辦的CDNLive大會中,與格羅方德 (GLOBALFOUNDRIES)共同宣布,已經將具備ARM Cortex-A12處理器的四核心測試晶片設計定案。以高達2 |
|
ARM推出全新完整IP組合 鎖定主流行動裝置市場 (2013.06.04) 重點摘要
1. 包含ARM Cortex-A12處理器、Mali-T622繪圖處理器、Mali-V500視訊IP解決方案及處理器優化套件(POP)技術的最新完整IP組合能加速產品上市時程、並降低設計風險。
2. 預計2015年中價位主流智慧型手機與平板裝置的銷售量將達5.8億台 |
|
ARM Cortex-A系列將採16奈米 FinFET製程 (2013.04.17) ARM近日宣佈針對台積電28HPM(High Performance for Mobile, 移動高性能)製程技術,推出以ARMv8為架構的Cortex-A57與Cortex-A53處理器優化套件(POP) IP解決方案;POP IP產品現在可支援40奈米至28奈米的製程技術,此次同時發布針對台積電16奈米 FinFET製程技術的POP IP產品藍圖,可廣泛應用於各類Cortex-A系列處理器和Mali 繪圖處理器產品 |
|
鉅景及Zoran攜手推出封裝的堆疊設計 (2010.06.15) 鉅景科技(ChiPSiP)與全球數位相機訊號處理器供貨量位居市場首位的美國卓然Zoran Corporation,攜手推出封裝的堆疊設計,以整合多晶片記憶體與影像處理器的型式,共同拓展薄型相機市場的商機 |
|
從3D IC/TSV的不同名詞看3D IC技術(上) (2010.04.19) 目前,3D-IC定義並不相同,有人認為只要將一顆 die 放在一個substrate 上就是 3D integration,這似乎與將Chip 放在PCB上面沒有兩樣,這樣的PCB也可以稱之為3D integration,所以頂多稱之為3D Package |
|
NEC成功開發PoP層疊封裝技術 (2008.03.07) NEC採用BGA封裝,開發出可自由開發和生產PoP(Package On Package;層疊封裝)的高密度封裝技術。目前該公司已經採用這一技術成功試製兩層的DDR2 SDRAM記憶體模組。該技術無需大型檢測設備、夾具(Jig)和工具,因此設備廠商可自行組裝PoP |
|
Spansion與飛思卡爾展開PoP技術合作 (2006.09.19) 快閃記憶體解決方案供應商Spansion宣佈與飛思卡爾半導體在層疊封裝(Package-on-Package,簡稱PoP)快閃記憶體領域進行合作。層疊封裝快閃記憶體使手持設備製造商能夠減小無線手持設備的尺寸,同時增添更多的多媒體特性與功能,例如數位視訊廣播、視訊會議與定位技術服務(Location-Based Services,簡稱LBS)等 |
|
商機浮現 外商擴充星國高階封裝產能 (2006.03.01) 新加坡晶圓代工廠特許半導體十二吋廠在2005年底開始以90奈米投片量產後,已經成為微軟、Nvidia等主要代工夥伴之一,當然看好當地後段封測市場商機,艾克爾、聯合科技、新科金朋等業者 |