|
Ansys獲台積2024年合作夥伴獎 助加速 AI、HPC 和矽光子IC 設計 (2024.11.05) 表彰在AI、HPC 和矽光子系統的卓越設計支援方面,Ansys獲 TSMC 2024 年開放創新平台 (OIP) 年度合作夥伴獎。該獎在表揚台積電 OIP 生態系合作夥伴,及其對下一代 3D 積體電路 (3D-IC) 設計和實現的創新貢獻 |
|
英特爾晶圓代工達新里程 2025年生產次世代伺服器與PC晶片 (2024.08.07) 英特爾宣布基於Intel 18A製程的AI PC客戶端處理器Panther Lake和伺服器處理器Clearwater Forest已經完成製造並成功通電、啟動作業系統。英特爾在流片後兩個季度內達成這項里程碑,兩款產品將按計劃於2025年開始量產 |
|
imec助推歐洲晶片法 2奈米晶片試驗將獲25億歐元投資 (2024.05.26) 比利時微電子研究中心(imec)於本周舉行的2024年全球技術論壇(ITF World 2024),宣布即將推出奈米晶片(NanoIC)試驗製程。鑒於歐盟《晶片法案》的發展願景,該試驗製程致力於加速創新、驅動經濟成長,並強化歐洲半導體生態系 |
|
imec推出首款2奈米製程設計套件 引領設計路徑探尋 (2024.03.11) 於日前舉行的2024年IEEE國際固態電路會議(ISSCC)上,比利時微電子研究中心(imec)推出一款開放式製程設計套件(PDK),該套件配備一套由EUROPRACTICE平台提供的共訓練程式 |
|
是德、新思與Ansys推出台積電4nm RF FinFET製程參考流程 (2023.10.05) 是德科技、新思科技和宣布,為台積電最先進的4奈米射頻FinFET製程技術TSMC N4P RF,推出全新的參考設計流程。此參考流程基於Synopsys客製化設計系列家族 (Synopsys Custom Design Family),並整合了Ansys多物理平台,為尋求具有更高預測準確度和生產力的開放式射頻設計環境的客戶,提供完整的射頻設計解決方案 |
|
晶背供電技術的DTCO設計方案 (2023.08.11) 比利時微電子研究中心(imec)於本文攜手矽智財公司Arm,介紹一種展示特定晶背供電網路設計的設計技術協同優化(DTCO)方案,其中採用了奈米矽穿孔及埋入式電源軌來進行晶背佈線 |
|
台積電北美技術論壇揭示技術發展 公布2奈米進展與3奈米新成員 (2023.04.27) 台積電於今日(美國當地時間為26日)在美國加州聖塔克拉拉市舉舉辦2023年北美技術論壇,會中揭示其最新技術發展,包括2奈米技術進展及先進的3奈米技術家族新成員,以提供廣泛的技術組合滿足客戶多樣化的需求 |
|
Cadence推出全新台積電N16毫米波參考流程 加速5G射頻設計 (2022.11.18) 益華電腦(Cadence Design Systems, Inc.)宣布,Cadence 射頻積體電路(RFIC)解決方案支持台積電的N16RF設計參考流程和製程設計套件(PDK),助力加速下一代行動、5G和汽車應用。Cadence和台積電之間的持續合作,使共同的客戶能夠使用支持台積電N16RF毫米波半導體技術的Cadence解決方案進行設計 |
|
新思聯合安矽思與是德 針對台積電製程加速5G/6G SoC設計 (2022.11.08) 為滿足 5G/6G系統單晶片(SoC)對效能和功耗的嚴格要求,新思科技、安矽思科技與是德科技宣佈推出用於台積公司 16 奈米FinFET精簡型(16FFC) 技術的全新毫米波(mmWave)射頻 (RF)設計流程 |
|
Cadence數位與客製/類比流程 獲台積電N4P和N3E製程技術認證 (2022.11.03) 益華電腦(Cadence Design Systems, Inc.)宣布,Cadence數位與客製/類比設計流程,通過台積電N4P與N3E製程認證,支持最新的設計規則手冊(DRM)與FINFLEX技術。Cadenc為台積電N4P和 N3E 製程提供了相應的製程設計套件 (PDK),以加速先進製程行動、人工智慧和超大規模運算的設計創新 |
|
Ansys、新思與是德為台積電16nm開發全新毫米波射頻設計流程 (2022.11.02) 為滿足 5G/6G SoC 嚴格的性能和功耗需求,Ansys 、新思科技(Synopsys)和是德科技(Keysight)宣佈推出針對台積電 16nm FinFET Compact (16FFC)技術的全新毫米波(mmWave)射頻(RF)設計流程 |
|
英特爾晶圓代工服務成立聯盟 在雲端實現設計 (2022.06.29) 英特爾晶圓代工服務(IFS)宣布下個階段的加速器生態系計畫。IFS雲端聯盟(IFS Cloud Alliance)將在雲端實現安全的設計環境,透過利用巨量隨選運算的力量,改善代工客戶的設計效率,同時加速產品上市時間 |
|
格羅方德推新一代矽光解決方案 並強化業界合作 (2022.03.11) 格羅方德司正與包括 Broadcom、Cisco Systems、Marvell 和 NVIDIA 的業界領導廠商,以及包括 Ayar Labs、Lightmatter、PsiQuantum、Ranovus 和 Xanadu 的突破性光子領導廠商合作,以提供創新、獨特、功能豐富的解決方案,解決現今資料中心面臨的某些最大挑戰 |
|
GF推出首款矽光平台Fotonix 解決資料量驟增並大幅降低功耗 (2022.03.10) 格羅方德(GF)今日宣布,公司正與包括 Broadcom、Cisco Systems, Inc、Marvell和NVIDIA的業界領導廠商,以及包括Ayar Labs、Lightmatter、PsiQuantum、Ranovus和Xanadu的突破性光子領導廠商合作,以提供創新、獨特、功能豐富的解決方案,解決現今資料中心面臨的某些最大挑戰 |
|
西門子與聯華電子合作開發BCD技術平台製程設計套件 (2022.02.17) 西門子數位化工業軟體與聯華電子(UMC)近日達成合作,共同開發適用於聯華電子110nm和180nm BCD技術平台的製程設計套件(PDK)。
聯華電子為全球半導體晶圓專工業的領導者,專注於邏輯和特殊技術 |
|
記憶體不再撞牆! (2022.01.21) 新一代的高效能系統正面臨資料傳輸的頻寬限制,也就是記憶體撞牆的問題,運用電子設計自動化與3D製程技術.... |
|
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證 (2021.11.11) Cadence Design Systems, Inc.宣布,其數位和客製/類比流程已獲得台積電 N3 和 N4 製程技術的認證,以支持最新的設計規則手冊 (DRM)。Cadence 和台積電雙方持續的合作,為台積電 N3 和 N4 製程提供了相應的製程設計套件 (PDK),以加速行動、人工智慧和超大規模運算的創新 |
|
西門子Aprisa佈局和繞線方案 獲GlobalFoundries 22FDX平台認證 (2021.09.23) 西門子數位化工業軟體旗下的Aprisa 佈局和繞線解決方案,近日獲得GlobalFoundries(GF)的 22FDX平台認證。雙方公司將協同合作,將 Aprisa 支持技術納入 GF 製程設計套件 (PDK),以協助共同客戶充分利用 22FDX 平台優勢 |
|
新思數位與客製化設計平台獲台積電3奈米製程技術認證 (2021.06.22) 針對台積電最先進3奈米製程技術,新思科技的數位與客製化解決方案已通過台積電最新設計參考流程(design-rule manual,DRM)及製程設計套件(process design kits)的認證。植基於多年來的廣泛合作關係 |
|
格羅方德助IoT及穿戴裝置創新 發揮22FDX平台自適基體偏壓功能 (2020.10.20) 特殊工藝半導體商格羅方德(GF)近日在其主辦的全球技術論壇(GTC)歐洲、中東和非洲(EMEA)場次中宣佈,將通過先進的22FDX平台專門的自適基體偏壓(Adaptive Body Bias;ABB)功能,進一步推進物聯網(IoT)和穿戴式裝置市場的創新 |