|
西门子与SPIL合作为扇出型晶圆级封装提供3D验证工作流程 (2023.06.13) 西门子数位化工业软体与矽品精密工业(矽品;SPIL)合作,针对 SPIL 扇出系列的先进(IC)封装技术,开发和实作新的工作流程,以进行 IC 封装组装规划与 3D LVS(layout vs. Schematic)组装验证 |
|
小晶片Chiplet囹什麽? (2021.05.03) 随着元件尺寸越接近摩尔定律物理极限,晶片微缩的难度就越高,要让晶片设计保持小体积、高效能,除了持续发展先进制程,也要着手改进晶片架构(封装),让晶片堆叠从单层转向多层 |
|
三井金属开始量产世代半导体封装用的特殊玻璃载体HRDP (2021.01.25) 三井金属今天宣布,该公司已开始为日本国内一家多晶片模组制造商量产HRDP。这是一种根据RDL First方法,使用玻璃载体为扇出型(Fan Out)面板级封装建立超细电路的材料。
HRDP是一种特殊的玻璃载体,能够实现次世代半导体封装技术-扇出封装的高效率生产,包括使用2/2μm或以下的线宽/线距(L/S)比设计的超高密度电路 |
|
KLA:实现高良率异构封装组装 将需更多检测和量测步骤 (2020.07.27) 5G、IoT、人工智能和自动驾驶等市场持续增长,其动力是不断提升的半导体含量。CTIMES特地专访了KLA ICOS部门总经理Pieter Vandewalle,以及KLA营销高级总监Stephen Hiebert,来为读者厘清先进封装测试设备的技术需求与市场挑战 |
|
中勤展示异质整合智能晶圆载具 FOPLP FOUP首次亮相 (2019.09.18) 客制化晶圆、光罩、玻璃传载及储存设备商中勤实业,在SEMICON Taiwan台湾国际半导体展(I2828),展示一系列支援先进制程-异质整合的智能晶圆载具,首次展出应用於面板级扇出型封装Fan-out Panel Level Packaging FOUP (FOPLP FOUP) |
|
工研院於SEMICON Taiwan展出软性混合电子技术 低翘曲FOPLP是亮点 (2018.09.05) 工研院在今日开幕的SEMICON Taiwan 2018(2018国际半导体展)中,展出一连串以面板级扇出型封装技术所开发的软性混合电子应用成果,突破传统半导体封装制程以晶圆为载体的方式 |