|
英特尔加速制程与封装创新 驱动领导力产品路线 (2021.07.28) 英特尔首次详尽揭露其制程与封装技术的最新路线规划,并宣布一系列基础创新,为2025年及其之后的产品注入动力。除了首次发表全新电晶体架构RibbonFET外,尚有称作PowerVia之业界首款背部供电的方案 |
|
加速导入二维材料 突围先进逻辑元件的开发瓶颈 (2021.05.10) 二维材料是备受全球瞩目的新兴开发选择,各界尤其看好这类材料在延续逻辑元件微缩进展方面的潜力。 |
|
TrendForce:中芯进囗美系设备露曙光 成熟制程生产暂无疑虑 (2021.03.07) 近日美系主要半导体设备WFE(Wafer Fab Equipment)供应商如Applied Materials、Lam Research、KLA-Tencor、Axcelis,在中芯14nm及以上制程的客服、备品与机台等相关出囗申请有??获许可。
TrendForce认为此举将有助於中芯在成熟制程优化模组与改善产能瓶颈,使下半年原物料与备品不至断链,预估2021年中芯的全球市占率仍可达4.2% |
|
逻辑元件制程技术蓝图概览(上) (2020.11.10) 爱美科CMOS元件技术研究计画主持人Naoto Horguchi、奈米导线研究计画主持人Zsolt Tokei汇整各自的领域专长,将于本文一同呈现先进制程技术的发展蓝图。 |
|
3D封装成显学 台积电与英特尔各领风骚 (2019.07.04) 除了提升运算效能,如何在有限的晶片体积内,实现更多的功能,是目前晶片制造商极欲突破的瓶颈。如今,这个挑战已有了答案,由台积电与英特尔所主导的3D封装技术即将量产,为异质整合带来新的进展 |
|
智原科技将於ICCAD 2018展出新一代SoC开发平台与高速介面方案 (2018.11.27) ASIC设计服务暨IP研发销售商智原科技(Faraday Technology)宣布,将於11月29日至11月30日叁加在珠海举行的ICCAD 2018 (中国积体电路设计业年会),现场将展示智原第五代SoCreative!V A500 SoC开发平台、以及基於联电28奈米的28Gbps可程式设计SerDes与Giga-bit乙太网实体层矽IP |
|
ANSYS获三星晶圆代工自加热、电源完整性和电子迁移解决方案认证 (2018.06.27) ANSYS解决方案已获三星晶圆代工部门(Samsung Foundry)电源完整性和可靠度分析认证与支援,这将有助双方共同客户制作可靠稳健的新一代电子元件。该认证支援三星晶圆代工部门最新7奈米(7LPP;7-nanometer Low Power Plus)微影(lithography)制程技术的电源和讯号网萃取、动静态降压分析、自加热(self-heat)和电子迁移分析 |
|
高通Centriq 2400:10nm高效能ARM架构伺服器处理器 (2017.11.09) 美国高通公司旗下子公司Qualcomm Datacenter Technologies於11月8日在加州圣荷西举办的记者会上正式宣布10奈米伺服器处理器:高通Centriq 2400处理器系列开始商用供货。
高通Centriq 2400处理器家族是首款以高效能ARM架构处理器系列为现今数据中心运行的各种云端作业负载提供突破性的吞吐量效能所设计 |
|
KLA-Tencor为先进积体电路元件技术推出全新量测系统 (2017.03.20) KLA-Tencor公司针对次十奈米(sub-10nm)积体电路(IC)元件的开发和量产推出四款创新的量?系统:Archer 600叠对量测系统,WaferSight PWG2图案化晶圆几何形状测量系统,SpectraShape10K光学线宽(CD)量测系统和SensArray HighTemp 4mm即时温度测量系统 |
|
半导体设备大厂强化两岸布局 (2016.12.21) 有赖于今年半导体市况回温,以及去年同月石化生产设备定检岁修,下半年比较基数低等因素,让台湾终结史上最长、连17个月负成长,主要归功于积体电路出口66.9亿美元,年增约5.5亿美元、占8.9%,金额为历年单月第3高 |
|
锁定物联网应用 格罗方德推22FDX低功耗平台 (2016.11.02) 物联网(IoT)商机无限。针对物联网低功耗晶片需求,国外晶圆代工大厂GlobalFoundries(格罗方德)推出了22FDX平台,其性能表现与FinFET(鳍式场效电晶体)类似,成本与28nm(奈米)接近,且拥有超低耗电,以及超低漏电等优点 |
|
格罗方德推12奈米FD-SOI制程 拓展FDX路线图 (2016.09.09) 半导体晶圆厂格罗方德发表全新的12nm FD-SOI半导体工艺平台12FDXTM,实现了业内首个多节点FD-SOI路线图,从而延续了其领先地位。新一代12FDXTM平台建立在其22FDXTM平台的成功基础之上,专为未来的移动计算、5G连接、人工智能、无人驾驶汽车等各类应用智能系统而设计 |
|
[ARM Tech Day]不只G71 ARM将推影像IP满足行动VR体验 (2016.06.17) 今年的COMPUTEX,像是AMD、NVIDIA与ARM都开始谈到了Vulkan这个业界标准,这个游戏产业的新兴标准,外界的印象大多都会与VR(虚拟实境)有所连结,而此次的ARM Tech Day也针对Vulkan有不少的说明 |
|
Mentor Graphics获得TSMC 10nm FinFET 制程技术认证 (2015.09.21) Mentor Graphics(明导)公司宣布,Calibre nmPlatform已通过TSMC 10nm FinFET V0.9制程认证。此外,Mentor Analog FastSPICE电路验证平台已完成了电路级和元件级认证,Olympus-SoC数位设计平台正在进行提升,以帮助设计工程师利用TSMC 10nm FinFET技术更有效地验证和优化其设计 |
|
台积电认证Mentor Graphics软件可应用于其10nm FinFET技术早期设计开发 (2015.04.20) Mentor Graphics(明导)宣布:台积电(TSMC)和Mentor Graphics已经达到在 10nm EDA认证合作的第一个里程碑。 Calibre实体验证和可制造性设计(DFM)平台以及 Analog FastSPICE(AFS)电路验证平台(包括AFS Mega)已由台积电依据最新版本的10nm设计规则和 SPICE模型认证 |
|
Cadence数字与客制/模拟工具通过台积电10nm FinFET制程认证 (2015.04.13) 益华计算机(Cadence)的数字与客制/模拟工具软件已通过TSMC台积公司最新10奈米FinFET制程技术的设计参考手册(Design Rule Manual, DRM)与SPICE模型认证。
Cadence客制/模拟和数字设计实现与signoff工具已获台积电高效能参考设计认证,能够为客户提供在10nm FinFET制程上最快速的设计收敛 |
|
Cadence新款Innovus设计实现系统具有周转高时效 (2015.03.12) 益华计算机(Cadence)发表Cadence Innovus设计实现系统,这是新一代的实体设计实现解决方案,让系统芯片(system-on-chip;SoC)开发人员能够提供具备功耗、效能与面积(PPA)的设计,同时加速上市前置时间 |
|
Cadence数字与客制/模拟工具通过台积公司16FF+制程认证 (2014.10.07) 益华计算机(Cadence)宣布其数字和客制/模拟分析工具已通过台积公司(TSMC)的16FF+(FinFET Plus)制程的V0.9设计参考手册(Design Rule Manual;DRM)与SPICE认证,相较于原16nm FinFET制程,让系统和半导体厂商能够运用此新制程在相同功耗下提升15%的速度,或在同等速度下省电30% |
|
CIC:协助缩短产学技术落差 (2013.12.09) 提供EDA软件、制程下线、教育训练,
以及价值创造平台四项服务,
让学界透过芯片中心进一步缩短产学之间的技术落差。 |
|
逻辑制程演进下之IC制造产业竞争态势 (2013.08.09) 随着2013年的经济景气可望较2012年复苏,半导体市场亦有回苏景象。位居全球领导地位之晶圆制造业者除公布2013年第一季经营状况之外,亦纷纷发表未来的资本支出规划和先进制程提升蓝图 |