|
西门子与台积电合作协助客户实现最隹化设计 (2023.10.12) 西门子数位化工业软体宣布与台积电深化合作,展开一系列新技术认证与协作,多项西门子 EDA 产品成功获得台积电的最新制程技术认证。
台积电设计基础架构管理部门负责人 Dan Kochpatcharin 表示:「台积电与包括西门子在?的设计生态系统夥伴携手合作 |
|
西门子提供EDA多项解决方案 通过台积电最新制程认证 (2023.05.10) 身为台积电的长期合作夥伴,西门子数位化工业软体日前在台积电2023 年北美技术研讨会上公布一系列最新认证,展现双方协力合作的关键成果,将进一步实现西门子EDA技术针对台积电最新制程的全面支援 |
|
Ansys 多物理解决方案通过台积电 N2 矽制程认证 (2023.05.08) 随着先进制程持续演进,元件切换的自发热效应和导线上的电流传导会影响电路的可靠度。 Ansys 宣布,Ansys电源完整软体通过台积电N2制程技术认证。台积电N2制程采用奈米电晶体结构,对高效能运算(HPC)、手机晶片和 3D-IC晶片的速度与功率具有优势 |
|
Cadence数位与客制/类比流程 获台积电N4P和N3E制程技术认证 (2022.11.03) 益华电脑(Cadence Design Systems, Inc.)宣布,Cadence数位与客制/类比设计流程,通过台积电N4P与N3E制程认证,支持最新的设计规则手册(DRM)与FINFLEX技术。Cadenc为台积电N4P和 N3E 制程提供了相应的制程设计套件 (PDK),以加速先进制程行动、人工智慧和超大规模运算的设计创新 |
|
西门子多款IC设计解决方案获台积电最新技术认证 (2022.06.28) 西门子数位化工业软体近期在台积电2022技术论坛上宣布,旗下多款先进工具已获得台积电最新技术认证。
其中,西门子Aprisa数位实作解决方案获得台积电业界领先的N5与N4制程认证 |
|
新思SiliconSmart元件库获台积电先进制程认证 (2022.01.17) 新思科技SiliconSmart元件库特性(library characterization)解决方案已获得台积公司N5、N4和N3制程技术的认证。作为新思科技融合设计平台一环,该解决方案具备了支援先进节点的单位元件库特性所需的强化功能,能加速行动/5G、高效能运算、人工智慧 (AI)、汽车、互联网(IoT)网路以及航太和国防应用的数位实作 |
|
Ansys获台积电2021年度开放创新平台(OIP)合作伙伴奖 (2021.11.28) Ansys宣布,获两项台积电(TSMC)2021年度开放创新平台(Open Integration Platform;OIP)合作伙伴奖,包括共同开发4奈米(nm)设计基础架构和共同开发3DFabric设计解决方案。
年度共同伙伴奖肯定台积电开放创新平台 (OIP) 生态系统合作伙伴在过去一年对支援新世代设计的卓越贡献 |
|
Cadence数位、客制与类比流程 获台积电3奈米和4奈米制程认证 (2021.11.11) Cadence Design Systems, Inc.宣布,其数位和客制/类比流程已获得台积电 N3 和 N4 制程技术的认证,以支持最新的设计规则手册 (DRM)。 Cadence 和台积电双方持续的合作,为台积电 N3 和 N4 制程提供了相应的制程设计套件 (PDK),以加速行动、人工智慧和超大规模运算的创新 |
|
西门子与台积电深化合作 3D IC认证设计达成关键里程 (2021.11.04) 西门子数位化工业软体,日前在台积电 2021开放创新平台 (OIP) 生态系统论坛中宣布,与台积电合作带来一系列的新产品认证,双方在云端支援 IC 设计,以及台积电的全系列 3D 矽晶堆叠与先进封装技术(3Dfabric)方面,已经达成关键的里程碑 |
|
Cadence与联电合作开发22ULP/ULL制程认证 加速5G与车用设计 (2021.07.13) 联华电子今日宣布,Cadence优化的数位全流程,已获得联华电子22 奈米超低功耗 (ULP) 与 22 奈米超低漏电 (ULL) 制程技术认证,以加速消费、5G 和汽车应用设计。该流程结合了用于超低功耗设计的领先设计实现和签核技术,协助共同客户完成高品质的设计并实现更快的晶片设计定案 (tapeout) 流程 |
|
Mentor高密度先进封装方案 通过三星Foundry封装制程认证 (2020.12.01) Mentor, a Siemens business宣布其高密度先进封装(HDAP)流程已获得三星Foundry的MDI(多晶粒整合)封装制程认证。Mentor和西门子Simcenter软体团队与三星Foundry密切合作,开发了原型制作、建置、验证和分析的叁考流程,提供先进多晶粒封装的完备解决方案 |
|
Mentor获两项台积电OIP年度合作夥伴奖 (2020.11.04) Mentor, a Siemens Business近日凭藉其EDA解?方案,获得由台积电(TSMC)颁发的两项2020年度OIP合作夥伴奖。该奖项旨在表彰Mentor等台积电开放创新平台(OIP)生态系统的合作夥伴,在过去一年为实现下一世代晶片级系统(SoC)及三维积体电路(3DIC)设计所做的杰出贡献 |
|
Cadence GDDR6 IP产品获台积电N6制程认证 (2020.10.12) 电子设计大厂益华电脑(Cadence Design Systems, Inc.)宣布,其GDDR6 IP获得台积电6奈米制程(N6)矽认证,可立即用於N6、N7与还有即将到来的N5制程技术。GDDR6 IP由Cadence PHY和控制器设计IP与验证IP(VIP)所组成,目标针对超高频宽的记忆体应用,包括超大型运算、汽车、5G通讯及消费性电子,特别有关於人工智慧/机器学习(AI/ML)晶片中的记忆体介面 |
|
Mentor通过台积电最新3奈米制程技术认证 (2020.09.11) Mentor,a Siemens business近期宣布旗下多项产品线和工具已获得台积电(TSMC)最新的3奈米(N3)制程技术认证。
台积电设计建构管理处资深处长Suk Lee表示:「此次认证进一步突显了Mentor为双方共同客户以及台积电生态系统所创造的价值 |
|
Ansys多物理场解决方案通过台积电3奈米制程技术认证 (2020.08.26) Ansys宣布,其先进多物理场签核(signoff)工具通过台积电(TSMC)最先进3奈米(nm) 制程技术认证。此举将满足双方共同客户对人工智慧/机器学习 (AI/ML)、5G、高效能运算 (HPC)、网路和自驾车晶片的重要耗电、热和可靠度需求 |
|
Mentor EDA进一步支援三星Foundry 5/4奈米制程技术 (2020.08.22) Mentor, a Siemens business旗下的Calibre nmPlatform和Analog FastSPICE(AFS)自订和类比/混合讯号(AMS)电路验证平台已通过三星Foundry的最新制程技术认证。客户现在可以在三星的5/4奈米FinFET制程上使用这些产品,为其先进的IC设计tapeouts进行验证和sign-off |
|
Mentor全新Analog FastSPICE eXTreme技术 提升10倍验证效能 (2020.08.05) Mentor, a Siemens business近期推出支援大型、布局後(post-layout)类比设计的奈米级验证Analog FastSPICE eXTreme技术,可大幅提高模拟效能,并确保奈米级类比验证所需的晶圆厂认证准确度 |
|
Cadence数位与客制/类比EDA流程 获台积电N6及N5制程认证 (2020.06.08) 全球电子设计厂商益华电脑(Cadence Design Systems, Inc.)宣布,为台积电N6及N5制程技术提供优化结果,增强其数位全流程及客制/类比工具套装。Cadence工具套装运用於台积电最新N6及N5制程技术,已通过台积电设计规则手册(DRM)及SPICE模型认证 |
|
Mentor Calibre和Analog FastSPICE平台通过台积电最新制程技术认证 (2020.05.26) Mentor,a Siemens business近期宣布,该公司的多项IC设计工具已获得台积电领先业界的N5和N6制程技术认证。此外,Mentor与台积电的合作关系已扩展到先进封装技术,可进一步利用Mentor Calibre平台的3DSTACK封装技术来支援台积电的先进封装平台 |
|
Mentor产品线通过联电新22奈米超低功耗制程技术认证 (2020.03.19) Mentor, a Siemens Business近日宣布,Mentor的多条产品线,包括Calibre平台、Analog FastSPICE平台,以及Nitro-SoC数位设计平台,现已通过联华电子(UMC)的22uLP(超低功耗)制程技术认证 |