|
西门子收购Insight EDA 扩展Calibre可靠性验证系列 (2023.11.16) 西门子数位化工业软体完成对 Insight EDA 公司的收购,後者能够为积体电路(IC)设计团队,提供突破性的电路可靠性解决方案。
Insight EDA 成立於 2008 年,致力於为客户提供类比/混合讯号和电晶体级客制化数位设计流程 |
|
西门子与台积电合作协助客户实现最隹化设计 (2023.10.12) 西门子数位化工业软体宣布与台积电深化合作,展开一系列新技术认证与协作,多项西门子 EDA 产品成功获得台积电的最新制程技术认证。
台积电设计基础架构管理部门负责人 Dan Kochpatcharin 表示:「台积电与包括西门子在?的设计生态系统夥伴携手合作 |
|
西门子提供EDA多项解决方案 通过台积电最新制程认证 (2023.05.10) 身为台积电的长期合作夥伴,西门子数位化工业软体日前在台积电2023 年北美技术研讨会上公布一系列最新认证,展现双方协力合作的关键成果,将进一步实现西门子EDA技术针对台积电最新制程的全面支援 |
|
西门子推出适用类比、数位及混合讯号IC设计的mPower电源完整性方案 (2021.10.12) 西门子数位化工业软体今天推出 mPower 电源完整性软体,此软体是业界首款也是唯一一款能为类比、数位及混合讯号 IC 提供几乎无限可扩充性的 IC 电源完整性验证解决方案,即便对于最大规模的 IC 设计,也可支援全面的电源、电迁移(EM)与压降(IR)分析 |
|
Mentor通过台积电最新3奈米制程技术认证 (2020.09.11) Mentor,a Siemens business近期宣布旗下多项产品线和工具已获得台积电(TSMC)最新的3奈米(N3)制程技术认证。
台积电设计建构管理处资深处长Suk Lee表示:「此次认证进一步突显了Mentor为双方共同客户以及台积电生态系统所创造的价值 |
|
Mentor EDA进一步支援三星Foundry 5/4奈米制程技术 (2020.08.22) Mentor, a Siemens business旗下的Calibre nmPlatform和Analog FastSPICE(AFS)自订和类比/混合讯号(AMS)电路验证平台已通过三星Foundry的最新制程技术认证。客户现在可以在三星的5/4奈米FinFET制程上使用这些产品,为其先进的IC设计tapeouts进行验证和sign-off |
|
Mentor产品线通过联电新22奈米超低功耗制程技术认证 (2020.03.19) Mentor, a Siemens Business近日宣布,Mentor的多条产品线,包括Calibre平台、Analog FastSPICE平台,以及Nitro-SoC数位设计平台,现已通过联华电子(UMC)的22uLP(超低功耗)制程技术认证 |
|
Mentor Calibre Seminar 2019 (2019.12.19) IC 设计日益复杂,如何实现以更快的速度,更具成本效益的方式开发更出色的产品成为当今电子设计领域不断面临的挑战。 Mentor, a Siemens Business 持续提供各种创新产品与解决方案 |
|
Mentor多项产品通过台积电的5nm/7nm制程认证 (2019.12.02) 在台积电2019开放创新平台(OIP)生态系统论坛上,Mentor宣布最近通过台积电认证、拥有优异的新功能以及为台积电最先进制程开发晶圆厂特定的实现方案一系列的工具,可使Mentor和台积电的共同客户受益,并有助於进一步扩展台积电持续成长的生态系统 |
|
Mentor扩展可支援台积电5奈米FinFET与7奈米FinFET Plus 制程技术的解决方案 (2018.11.20) Mentor今(20)天宣布其Mentor CalibreR nmPlatform 与Analog FastSPICE? (AFS?) 平台已通过台积电7奈米 FinFET Plus 与最新版本的5奈米FinFET制程认证。此外,Mentor 持续扩展Xpedition? Package Designer 和Xpedition Substrate Integrator 产品的功能,以支援台积电的先进封装技术 |
|
Mentor扩展可支援台积电5/7奈米FinFET Plus 制程技术的解决方案 (2018.11.19) Mentor今天宣布,该公司的Mentor Calibre nmPlatform 与Analog FastSPICE (AFS) 平台已通过台积电7奈米 FinFET Plus 与最新版本的5奈米FinFET制程认证。此外,Mentor 持续扩展Xpedition Package Designer 和Xpedition Substrate Integrator 产品的功能,以支援台积电的先进封装技术 |
|
Mentor强化支援台积电5nm、7nm制程及晶圆堆叠技术的工具组合 (2018.05.02) Mentor宣布该公司Calibre nmPlatform 和Analog FastSPICE (AFS) 平台中的多项工具已通过台积电(TSMC)最新版5奈米FinFET和7奈米 FinFET Plus制程的认证,Mentor 亦宣布,已更新其 Calibre nmPlatform工具,可支援台积电的Wafer-on-Wafer (WoW)晶圆堆叠技术,这些 Mentor工具以及台积电的新制程将能协助双方共同客户更快地为高成长市场实现矽晶创新 |
|
Mentor和TowerJazz推出可强化车用IC (2017.11.11) Mentor和TowerJazz今天宣布,推出新的类比设计检查套件,包括元件对准、布局对称性、布局方向/叁数匹配等,套件采用完整的Calibre PERC平台,提供精细类比布局需求的检查和汽车可靠度检查范本(template) |
|
Mentor扩展台积电InFO与CoWoS设计流程解决方案协助推动IC创新 (2017.09.21) Siemens业务部门Mentor宣布,已为其Calibre nmPlatform、Analog FastSPICE (AFS) 平台、Xpedition Package Integrator和Xpedition Package Designer工具进行了多项功能增强,以支援台积电的创新InFO(整合扇出型)先进封装与 CoWoS (chip-on-wafer-on-substrate)封装技术 |
|
明导国际软体已通过台积电12FFC与7nm制程进一步认证 (2017.03.22) 明导国际(Mentor Graphics)宣布其Calibre平台((Calibre nmDRC、Calibre Multi-Patterning、 Calibre nmLVS、Calibre YieldEnhancer with SmartFill 和Calibre xACT? 工具)以及Analog FastSPICE (AFS)电路验证平台已通过台积电(TSMC)最新版本的12FFC制程认证 |
|
Mentor增强对TSMC 7 奈米制程初期设计开发 (2016.03.28) Mentor Graphics公司宣布,藉由完成TSMC 10奈米FinFET V1.0认证,进一步增强和优化Calibre平台和Analog FastSPICE (AFS) 平台。此外,Calibre 和 Analog FastSPICE 平台已可应用在基于TSMC 7 奈米 FinFET 制程最新设计规则手册 (DRM) 和 SPICE 模型的初期设计开发和 IP 设计 |
|
Mentor与GLOBALFOUNDRIES合作开发适用于22FDX平台的设计参考流程 (2015.11.13) Mentor Graphics(明导)宣布与GLOBALFOUNDRIES合作,认证Mentor RTL到GDS平台(包括RealTime Designer物理RTL合成解决方案和Olympus-SoC布局布线系统)能够完全适用于当前版本的GLOBALFOUNDRIES 22FDX平台设计参考流程 |
|
实现车联网应用的 IC 可靠性 (2015.10.14) 汽车IoV(车联网)应用程式有很多独特的要求。通常,不同的技术会整合到单颗的IC元件中。例如,轮胎压力传感模组不仅仅需要MEMS感测器设备,还需要射频设备将资料传输到安全控制系统 |
|
Mentor Graphics获得TSMC 10nm FinFET 制程技术认证 (2015.09.21) Mentor Graphics(明导)公司宣布,Calibre nmPlatform已通过TSMC 10nm FinFET V0.9制程认证。此外,Mentor Analog FastSPICE电路验证平台已完成了电路级和元件级认证,Olympus-SoC数位设计平台正在进行提升,以帮助设计工程师利用TSMC 10nm FinFET技术更有效地验证和优化其设计 |
|
Intel晶圆代工厂扩展服务利用Calibre PERC做可靠性检查 (2015.07.07) (美国俄勒冈州讯)明导(Mentor Graphics)公司宣布,Intel 晶圆代工厂扩展其14奈米产品服务给其客户,包含利用Calibre PERC平台做可靠性验证。 Intel和Mentor Graphics联合开发有助于提升IC可靠性的首套电气规则检查方案,未来还将继续合作开发,为Intel 14奈米制程的客户提供更多的检查类型 |