|
AI伺服器驱动PCB材料与技术革新 (2024.10.28) 目前台湾PCB产业除了积极转型智慧制造节能以减碳之外,还须善用2024年上半年仍受惠於AI需求带动出囗好转的契机,驱动AI伺服器供应链加工技术与材料革新开源,成为确保PCB产值能稳定成长的关键 |
|
AI运算方兴未艾 3D DRAM技术成性能瓶颈 (2024.08.21) HBM非常有未来发展性,特别是在人工智慧和高效能运算领域。随着生成式AI和大语言模型的快速发展,对HBM的需求也在增加。主要的记忆体制造商正在积极扩展采用3D DRAM堆叠技术的HBM产能,以满足市场需求 |
|
AI世代的记忆体 (2024.05.28) AI运算是专门处理AI应用的一个运算技术,是有很具体要解决的一个目标,而其对象就是要处理深度学习这个演算法,而深度学习跟神经网路有密切的连结,因为它要做的事情,就是资料的辨识 |
|
工研院突破3D先进封装量测成果 获德律、研创资本、新纤注资共创欧美科技 (2024.05.02) 在人工智慧(AI)浪潮席卷全球之下,工研院新创公司「欧美科技」今(30)日宣布成立,将藉由非破坏光学技术为半导体先进封装带来突破性的检测应用,运用半导体矽穿孔量测研发成果,推动AI晶片高阶制程提升整体良率,帮助半导体业者快速监别产品,也获得德律科技、研创资本、新光合成纤维等注资 |
|
高阶晶片异常点无所遁形 C-AFM一针见内鬼 (2024.03.21) 从电性量测中发现晶片故障亮点,逐层观察到底层仍抓不到异常?即使在电子显微镜(SEM)影像中侦测到异常电压对比(VC)时,也无法得知异常点是发生在P接面还是N接面?本文为电性异常四大模式(开路、短路、漏电和高阻值)快速判读大解析 |
|
「光」速革命 AI世代矽光子带飞 (2023.08.28) 矽光子商机持续发酵,市调机构Yole预测,2021年的矽光子(裸晶)市场规模为1.52亿美元,2027年可??攀升至9.27亿美元,年复合成长率达36%。这些数据不难看出,矽光子的成长爆发力多麽惊人 |
|
台大跨团域队研发AI光学检测系统 突破3D-IC高深宽比量测瓶颈 (2023.04.26) 国立台湾大学机械系陈亮嘉教授,今日带领跨域、跨国的研发团队,在国科会发表其半导体AI光学检测系统的研发成果。该方案运用深紫外(DUV)宽频光源作为光学侦测,并结合AI深度学习的技术,最小量测囗径可达 0.3 微米、深宽比可达到15,量测不确定度控制在50奈米以内,超越 SEMI 2025年官方所预测之技术需求规格 |
|
探索埃米世代导线材料 金属化合物会击败铜吗? (2023.01.19) 大约5年前,imec研究团队开始探索二元与三元化合物作为未来金属导线材料的可能性,藉此取代金属铜。他们设计一套独特方法,为评估各种潜在的替代材料提供指引。 |
|
非铜金属半镶嵌制程 实现窄间距双层结构互连 (2022.08.05) imec展示全球首次实验示范采用18nm导线间距的双金属层半镶嵌模组,强调窄间距自对准通孔的重要性,同时分析并公开该模组的关键性能叁数,包含通孔与导线的电阻与可靠度 |
|
推动2D/3D IC升级 打造绝无仅有生医感测晶片 (2022.06.22) 随着半导体先进制程推进到2奈米(nm)之後,晶片微缩电路的布线与架构,就成为性能与可靠度的发展关键,而imec的论文则为2奈米以下的晶片制程找到了一条兼具可行性与可靠度的道路 |
|
联发科、台大电资及至达研究成果入选DAC发表 推动EDA智慧化 (2022.05.05) 联发科技携手台大电资学院及至达科技的研究成果,日前入选国际积体电路设计自动化 (EDA) 工具研究领域最具影响力、历史最悠久的电子设计自动化会议(ACM/IEEE Design Automation Conference,DAC),将於七月份大会上发表,并为大会首届的宣传论文(publicity paper),实力获得国际权威会议的高度肯定 |
|
3D SoC与晶背互连技术合力杀出重围 (2022.01.21) 新一代的高效能系统正面临资料传输的频宽限制,也就是记忆体撞墙的问题,运用电子设计自动化与3D制程技术.... |
|
延续后段制程微缩 先进导线采用石墨烯与金属的异质结构 (2021.08.05) 由石墨烯和金属构成的异质结构有望成为1奈米以下后段制程技术的发展关键,本文介绍其中两种异质整合方法,分别是具备石墨烯覆盖层的金属导线,以及掺杂石墨烯和金属交替层的堆叠元件 |
|
马偕医院联手威盛电子打造智慧急诊资讯整合系统 (2020.12.18) 现今至医疗院所就诊的流程已逐渐数位化和资讯化,然而有些病患及其家属在紧急就诊时还必须面对资讯落差产生的问题,因此,马偕医院与威盛电子打造智慧急诊资讯整合系统 |
|
迈向1nm世代的前、中、后段制程技术进展 (2020.12.08) 为了实现1nm技术节点与延续摩尔定律,本文介绍前、中、后段制程的新兴技术与材料开发,并提供更多在未来发展上的创新可能。 |
|
Microsoft Teams Hackathon 展出方案提升企业工作流程自动化 (2020.09.07) 因为疫情,人们开始重塑对办公模式的想像,员工可选择进办公室或居家办公的「混合工作模式(Hybrid Workplace)」不仅将成为新常态,也是各产业积极布局的创新蓝海。微软表示 |
|
Cadence数位与客制/类比EDA流程 获台积电N6及N5制程认证 (2020.06.08) 全球电子设计厂商益华电脑(Cadence Design Systems, Inc.)宣布,为台积电N6及N5制程技术提供优化结果,增强其数位全流程及客制/类比工具套装。Cadence工具套装运用於台积电最新N6及N5制程技术,已通过台积电设计规则手册(DRM)及SPICE模型认证 |
|
三星发表12层3D-TSV封装技术 将量产24GB记忆体 (2019.10.07) 三星电子今日宣布,已开发出业界首个12层的3D-TSV(Through Silicon Via)技术。此技术透过精确的定位,把12个DRAM晶片以超过6万个以上的TSV孔,进行3D的垂直互连,且厚度只有头发的二十分之一 |
|
3D封装成显学 台积电与英特尔各领风骚 (2019.07.04) 除了提升运算效能,如何在有限的晶片体积内,实现更多的功能,是目前晶片制造商极欲突破的瓶颈。如今,这个挑战已有了答案,由台积电与英特尔所主导的3D封装技术即将量产,为异质整合带来新的进展 |
|
ANSYS获台积电SoIC先进3D晶片堆叠技术认证 (2019.04.25) ANSYS针对台积电 (TSMC) 创新系统整合晶片 (TSMC-SoIC) 先进3D晶片堆叠技术开发的解决方案已获台积电认证。SoIC是一种运用Through Silicon Via (TSV) 和chip-on-wafer接合制程,针对多晶粒堆叠系统层级整合的先进互连技术,对高度复杂、要求严苛的云端和资料中心应用而言,能提供更高的电源效率和效能 |