|
利用类神经网路进行ADC错误的后校正 (2021.12.21) 在NXP的Eindhoven总部,采用以MATLAB和深度学习工具箱(Deep Learning Toolbox)设计、训练的类神经网路来对ADC错误进行后校正,进而了解ASIC在正常操作条件下消耗的功率状况。 |
|
柏士发表新版Warp软件 (2000.07.17) 柏士半导体(Cypress Semiconductor)发表该公司新版Warp软件6.0,柏士表示,Warp R6.0可编程逻辑设计(programmable logic design, PLD)软件与以往发行的版本相同,Warp R6.0 亦提供99美元的超值版,以及另外两款拥有更多功能的专业版与企业版 |
|
提升助听设备SOC设计效能的解决方案 (2000.04.01) 系统层级设计方法有赖于在整个设计流程中,以模组化概念
进行设计,并且持续验证演算法与硬体架构
参考资料: |
|