|
创意与Cadence相辅相乘 实现ASIC设计优化 (2009.09.14) 益华计算机(Cadence)宣布,创意电子(Global Unichip )将以CPF为基础的Cadence低功耗解决方案,整合至其PowerMagic设计方法中,协助客户将复杂的低功耗ASIC设计实现优化。
创意电子在PowerMagic设计方法 |
|
开放式IP加密流程能让业界互通 (2007.04.10) 电子设计流程中仍缺乏一套让业界互通的加解密标准,造成不同的IP及EDA供货商各自采用不同的自定义方案,导致不同组织中大量的支持负担,这对用户很困扰,而且导致不一致性 |
|
创意电子研发副总张荣辉开春走马上任 (2006.02.21) SoC设计服务厂商创意电子(GUC, Global Unichip Corp.)20日宣布,礼聘具23年丰富产业经验的张荣辉先生担任研发工程处副总经理,负责先进多媒体平台的开发。创意电子将借重其在ASIC设计、系统工程及多媒体技术如H.264,MPEG,JPEG及DV产品方面的专长,引领创意电子研发团队迈向全新的里程碑 |
|
运用平台式FPGA支援多媒体压缩 (2003.10.05) 近来矽元件在逻辑闸密度的发展,为多媒体产业开启新的发展空间,本文将就多媒体压缩技术,探讨在建置即时媒体压缩系统时可能发生的问题,与建置多媒体处理环境的设计流程所需的抽象程度,分析JPEG2000与MPEG-4等新兴压缩标准以及如何结合FPGA技术发展,支援即时多媒体系统 |
|
Cadence『FIRST ENCOUNTER』获TI采用 (2003.02.26) 益华电脑(Cadence)26日指出,德州仪器(TI)已经决定让其ASIC团队,全面使用CadenceR First EncounterR实体原型及配置系统。 TI会将First Encounter整合在其特殊应用积体电路设计的流程中,以作为设计复杂、要求高效能的积体电路分割和时间分配解决方案 |
|
TI发展大型ASIC (2002.12.03) 德州仪器(TI)日前表示,该公司的ASIC团队正利用半导体制程、嵌入式矽智财(IP)、封装和设计工具来发展大型和复杂产品;以目前为客户提供的特殊应用IC为例,新的元件时脉频率为312MHz,内含2,000万个逻辑闸和将近1,000条信号线 |
|
Altera Cyclone FPGA 受各EDA公司支持 (2002.09.24) Mentor Graphics公司、Synopsys公司和Synplicity公司,24日宣布支持Altera公司最近发布的Cyclone组件系列。这是业界成本最低的FPGA组件系列。在最近的六个月间,Altera和它的EDA伙伴紧密合作为新的Cyclone组件系列开发了一整套设计和验证流程 |
|
新思的PrimeTime获选ASIC设计工具 (2002.07.10) 集成电路设计的厂商,新思科技10日宣布,德州仪器已经将PrimeTime的延迟计算工具纳为其Pyramid ASIC设计流程中的标准化工具.采用PrimeTime的延迟计算工具,德州仪器为横跨数字设计流程的延迟计算与静态时序分析,发展出一套前后一致、统一的方法 |
|
DSP与多速滤波器设计 (2001.06.01) 多速滤波器是指输出数据速率与输出数据速率不相等的滤波器,常用于某个实体介面如:DAC或ADC的介面。
参考资料: |