|
Cadence推出全新Celsius Studio AI热管理平台 推进ECAD/MCAD整合 (2024.02.06) 益华电脑 (Cadence Design Systems, Inc.) 宣布,推出Cadence Celsius Studio,这是业界首款用於电子系统的完整 AI 散热设计和分析解决方案。除了 应用於PCB 和完整电子组件的电子散热设计,Celsius Studio 还可以解决 2.5D 和 3D-IC 以及 IC 封装的热分析和热应力问题 |
|
群联采Cadence Cerebrus AI驱动晶片最隹化工具 加速产品开发 (2024.01.31) 群联电子日前已成功采用Cadence Cerebrus智慧晶片设计工具(Intelligent Chip Explorer)和完整的Cadence RTL-to-GDS数位化全流程,优化其下一代12nm制程NAND储存控制晶片。Cadence Cerebrus为生成式AI技术驱动的解决方案,协助群联成功降低了 35%功耗及3%面积 |
|
创意采Cadence Integrity 3D-IC平台 实现3D FinFET 制程晶片设计 (2024.01.14) 益华电脑(Cadence)宣布,其Cadence Integrity 3D-IC 平台获创意电子采用,并已成功用於先进 FinFET 制程上实现复杂的 3D 堆叠晶片设计,并完成投片。
该设计采Cadence Integrity 3D-IC 平台,於覆晶接合(flip-chip)封装的晶圆堆叠 (WoW) 结构上实现Memory-on-Logic 三维芯片堆叠配置 |
|
修复高达95% Cadence推出生成式AI自动识别和解决EM-IR违规技术 (2023.11.16) 益华电脑(Cadence Design Systems, Inc.)宣布,推出新的 Cadence Voltus InsightAI,这是业界首款生成AI技术,可在设计过程早期自动识别 EM-IR 压降违规的根本原因,因而可以最有效率的选择并加以实现与修正来改善功率、效能和面积(PPA) |
|
瑞昱采用Cadence Tempus时序方案 完成N12制程晶片设计 (2023.11.08) 益华电脑(Cadence Design Systems, Inc.)宣布,全球顶尖的网路与多媒体晶片大厂瑞昱半导体成功使用Cadence Tempus时序解决方案,完成N12高效能CPU核心签核任务,同时大幅提升功耗、效能和面积 (PPA) |
|
创意电子采用Cadence数位方案 完成首款台积电N3制程晶片 (2023.02.02) 益华电脑(Cadence Design Systems, Inc.) 宣布,创意电子采用Cadence数位解决方案成功完成先进的高效能运算(HPC)设计和CPU设计。其中,HPC设计采用了台积电先进的N3制程,运用Cadence Innovus设计实现系统,顺利完成首款具有高达350万个实例数(instance)、时脉频率高达3.16GHz的先进设计 |
|
Cadence数位与客制/类比流程 获台积电N4P和N3E制程技术认证 (2022.11.03) 益华电脑(Cadence Design Systems, Inc.)宣布,Cadence数位与客制/类比设计流程,通过台积电N4P与N3E制程认证,支持最新的设计规则手册(DRM)与FINFLEX技术。Cadenc为台积电N4P和 N3E 制程提供了相应的制程设计套件 (PDK),以加速先进制程行动、人工智慧和超大规模运算的设计创新 |
|
Cadence推出全新Certus设计收敛方案 实现十倍快全晶片同步优化签核 (2022.10.13) 益华电脑(Cadence Design Systems, Inc.) 宣布推出全新的Cadence Certus设计收敛解决方案(Closure Solution),以应对晶片层级设计在尺寸及复杂性上所面临日益增长的挑战。Cadence Certus 设计收敛解决方案的环境可自动作业 |
|
儒卓力提供小型RECOM AC/DC封闭式电源供应器 (2022.01.04) RECOM的RACM1200-V电源供应器的无风扇设计实现系统长期可用性,以特殊底板冷却设计支援散热,并实现高达1000 W的持续输出功率。在升压模式下,可提供高达 1200W输出功率长达10秒,在系统气流充足的情况下可持续更长时间 |
|
Cadence数位、客制与类比流程 获台积电3奈米和4奈米制程认证 (2021.11.11) Cadence Design Systems, Inc.宣布,其数位和客制/类比流程已获得台积电 N3 和 N4 制程技术的认证,以支持最新的设计规则手册 (DRM)。 Cadence 和台积电双方持续的合作,为台积电 N3 和 N4 制程提供了相应的制程设计套件 (PDK),以加速行动、人工智慧和超大规模运算的创新 |
|
Cadence推出机器学习为基础的Cerebrus工具 提升10倍生产力 (2021.07.23) Cadence Design Systems, Inc.(益华电脑)今天宣布推出 Cadence Cerebrus 智慧晶片设计工具 (Cadence Cerebrus Intelligent Chip Explorer),这是一款以机器学习为技术基础所开发的新型工具,可实现数位晶片设计自动化和规模化,让客户能够更快速地达到客制化晶片设计的目标 |
|
Cadence与联电合作开发22ULP/ULL制程认证 加速5G与车用设计 (2021.07.13) 联华电子今日宣布,Cadence优化的数位全流程,已获得联华电子22 奈米超低功耗 (ULP) 与 22 奈米超低漏电 (ULL) 制程技术认证,以加速消费、5G 和汽车应用设计。该流程结合了用于超低功耗设计的领先设计实现和签核技术,协助共同客户完成高品质的设计并实现更快的晶片设计定案 (tapeout) 流程 |
|
Cadence获2020年四项台积电开放创新平台合作夥伴大奖 (2020.11.04) 益华电脑(Cadence Design Systems, Inc.) 宣布,其因矽智财与电子设计自动化解决方案,荣获台积电颁发四项开放创新平台 (OIP) 年度合作夥伴大奖。Cadence因与台积电共同开发3奈米设计架构、三维积体电路(3DIC)设计生产解决方案、以及云端时序签核设计解决方案与数位讯号处理器(DSP)矽智财而获认可表彰 |
|
Cadence数位与客制/类比EDA流程 获台积电N6及N5制程认证 (2020.06.08) 全球电子设计厂商益华电脑(Cadence Design Systems, Inc.)宣布,为台积电N6及N5制程技术提供优化结果,增强其数位全流程及客制/类比工具套装。Cadence工具套装运用於台积电最新N6及N5制程技术,已通过台积电设计规则手册(DRM)及SPICE模型认证 |
|
Cadence强化Cortex-A78及X1 CPU行动装置开发的数位流程及验证套件 (2020.06.02) 电子设计商益华电脑(Cadence Design Systems, Inc.)宣布扩大与Arm的长期合作关系,强化以Arm Cortex- A78和Cortex-X1 CPU为设计基础的行动装置开发。为了推动Cortex-A78和Cortex-X1的采用,Cadence提供了全面的数位化全流程快速采用套件(RAK),帮助客户在功耗、性能和面积(PPA)上进行最隹化,并提高整体设计生产力 |
|
Cadence发表iSpatial技术与新数位流程 提升晶片PPA目标 (2020.04.23) 为因应更趋复杂的晶片设计与先进制程需求,电子设计自动化(EDA)方案供应商益华电脑(Cadence Design Systems)宣布,推出全新的数位全流程,结合新推出的iSpatial技术与机器学习(ML)功能,能大幅缩短整体晶片开发的时间,同时更进一步提升晶片本身的PPA(效能、电耗、面积)结果 |
|
Cadence优化数位全流程 提供达3倍的生产力并提升结果品质 (2020.03.18) 益华电脑(Cadence Design Systems)宣布,推出全新的数位全流程,该流程经数百个先进制程设计定案所验证,可进一步优化包括汽车、行动、网路、高效能运算及人工智慧(AI)等各种应用领域的功耗、效能及面积(PPA)结果.该流程具有包括统一布局、物理优化引擎以及机器学习(ML)能力等多种业界领先的特色 |
|
Cadence数字与客制/模拟工具通过台积电10nm FinFET制程认证 (2015.04.13) 益华计算机(Cadence)的数字与客制/模拟工具软件已通过TSMC台积公司最新10奈米FinFET制程技术的设计参考手册(Design Rule Manual, DRM)与SPICE模型认证。
Cadence客制/模拟和数字设计实现与signoff工具已获台积电高效能参考设计认证,能够为客户提供在10nm FinFET制程上最快速的设计收敛 |
|
Cadence新款Innovus设计实现系统具有周转高时效 (2015.03.12) 益华计算机(Cadence)发表Cadence Innovus设计实现系统,这是新一代的实体设计实现解决方案,让系统芯片(system-on-chip;SoC)开发人员能够提供具备功耗、效能与面积(PPA)的设计,同时加速上市前置时间 |
|
Cadence提供ARM高阶行动IP套装完整的开发环境 (2015.02.04) 益华计算机(Cadence)与安谋(ARM)合作推出一个完整的系统级芯片(SoC)开发环境,支持ARM全新的高阶行动IP套装,它采用最新ARM Cortex-A72处理器、ARM Mali-T880 GPU与ARM CoreLink CCI-500快取数据一致互连(Cache Coherent Interconnect;CCI)解决方案 |