因特网基础设施领域高效能时序解决方案供货商Silicon Labs(芯科)推出适用于无线基础设施应用的高整合度频率IC,此无线基础设施应用包含小型基地台(small cell)和大型基地台(macro cell)。 Silicon Labs的新型Si5380频率产生器是足以取代低相位噪声整数N分频频率、压控振荡器(VCXO)、离散式回路滤波器和电压稳压器的单芯片组件。Si5380频率IC提供了媲美传统离散式解决方案的相位噪声效能,同时在封装尺寸、物料成本(BOM)、功耗、效能和易用性提供优势。
|
超低相位噪声的Si5380频率IC有效降低小型和大型基地台应用的BOM成本、电路板面积和功耗 |
根据Cisco最近的一项研究显示,在影音串流服务和IoT链接装置广泛部署的推动下,全球行动数据总流量在2014年至2019年间将可能飙升近十倍。 虽然基地台供货商正在开发新的4G/LTE设备以增加网络容量和覆盖范围,但是对于小型基地台而言,设计难度则日益增加,因为在拥挤的城市环境中,它们经常被部署到空间和功耗受限的室外位置。 Silicon Labs的新型Si5380频率IC是单芯片无线频率IC,针对尺寸、功耗、整合度和效能进行优化,适合小型基地台应用。
Si5380频率IC藉由Silicon Labs最新的第四代DSPLL技术,特别为下一代小型和大型基地台远程射频前端(RRH)设计提供优化解决方案。 DSPLL技术创新的双回路混合讯号架构在数字锁相回路(PLL)架构中整合一个高效能的15GHz模拟压控振荡器,消除了通常所需的离散式回路滤波器和低压差(LDO)稳压器,使得此款频率解决方案能够提供超低相位噪声频率合成和最佳PLL整合度的组合。
相较于基于VCXO的频率IC解决方案,Si5380频率组件可减少66%的PCB面积、降低30%的功耗。 今日的小型基地台通常功耗预算受限,并且一般采用以太网络供电(PoE)技术供电,因此高能效的时序组件特别重要。 藉由在DSPLL中整合所有PLL和电源稳压电路,Si5380芯片能够提供电路板层级噪声抑制、电源噪声抑制和在操作温度范围内一致、可重复的相位噪声效能。
基于VCXO的频率解决方案,在震动环境下通常导致寄生效能衰减,而Si5380芯片整合的DSPLL技术无论在任何系统环境下都能够提供优异的寄生响应。 此外,Si5380频率芯片在锁定到高抖动输入频率后能够保证低相位噪声,确保数据转换器效能不会受到外部影响而衰减。 Si5380能够产生高达1.47456 GHz的4G/LTE频率,并提供12路独立的可配置频率输出,为兼容于JESD204B标准的数据转换器、FPGA和其他逻辑组件提供时序服务。
Silicon Labs时序产品营销总监James Wilson表示:「Si5380频率是高整合度的时序解决方案,其可满足小型和大型基地台在各类环境条件下对于精巧PCB封装、低功耗、可用性和营运商等级相位噪声效能的需求。 Silicon Labs高整合度的DSPLL频率架构结合易于使用的ClockBuilder Pro软件,大幅简化了当今异质(heterogeneous)无线网络所需频率合成和抖动衰减的设计难度。 」
利用ClockBuilder Pro简化频率树设计
为简化无线基地台的频率树设计,Silicon Labs的ClockBuilder Pro软件能协助设计人员在五分钟内产生可编程的Si5380频率配置,进一步最小化软件开发成本。 无需为客制化频率芯片等待数月,设计人员只需透过ClockBuilder Pro简单的上传其客制化配置到Silicon Labs工厂预刻录的Si5380频率样品,就能够在两周内出货。 藉由客制化样品交货时间短,客户能够大幅加速整个产品开发过程。
Si5380频率IC现已量产,并可提供工厂预编程的样品。 为协助开发人员快速进行从芯片配置到详细效能评估的工作,Silicon Labs也提供了Si5380-EVB评估板,现已供货。 ClockBuilder Pro软件可从Silicon Labs网站免费下载。 (编辑部陈复霞整理)