账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 林佳穎报导】   2009年04月15日 星期三

浏览人次:【2978】

新思科技(Synopsys)发表全新的多核心技术:VCS功能验证解决方案,为新思科技Discovery验证平台的关键组件之一。VCS多核心技术采用多核心CPU的功率,提供了快达两倍速度(2x)的验证性能,这款新的技术借着在多核心中分散耗时的活动,突破性能和验证速度的瓶颈;该技术也结合了Native Testbench (NTB)编译装置的平行运算来增加速度,以符合大规模设计的验证性能需求,这项解决方案可协助验证团队克服越来越复杂的设计验证挑战,达到一次就完成硅晶设计(first-pass silicon success)的目标。

当前比较先进的验证如随机制约的测试平台、电路特性验证和验证达标率技术等都是采用SystemVerilog程序语言,而新思科技首创的NTB优化,在单核心的CPU中藉由结合内建编译的技术,提供了五倍快的性能,有了这些全新的多核心技术,VCS解决方案能在多核心CPU中运作,并且平行处理所有的验证环境,将性能发挥至最大,包括受测试的设计和验证应用程序,像是测试平台、电路特性验证、验证达标率和除错等。设计阶层的平行处理 (Design-level parallelism,DLP) 让用户可以在一个核心中同时仿真多个例证,或是一个大规模设计的数个分区,同时也能让两者并行;应用阶层的平行处理(ALP)则让用户能够在多核心中同时运作测试平台、电路特性验证、验证达标率和除错;而设计阶层的平行处理 (DLP) 和应用阶层的平行处理(ALP)两者的结合,将能使VCS在多核心CPU上的执行效能达成优化。

關鍵字: 多核心  多核心运算平台  新思科技 
相关产品
新思科技利用全新RISC-V系列产品扩展旗下ARC处理器IP产品组合
Kneron与新思科技(Synopsys)合作推广低功耗AI IP解决方案
ADI新型多核SHARC处理器平台提升音效体验
QuickLogic发表多核心感测器处理SoC-EOS平台
ADI推出多核心SHARC+ ARM单晶片
  相关新闻
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BE7T4BUOSTACUKK
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw