账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
瑞萨开发第一代自有32位元RISC-V CPU核心
 

【CTIMES/SmartAuto 陳玨报导】   2023年12月01日 星期五

浏览人次:【1428】

瑞萨电子(Renesas Electronics)宣布已设计并测试基於开放标准RISC-V指令集架构(ISA)的32位元CPU核心。新的RISC-V CPU核心将扩充瑞萨现有的32位元微控制器(MCU)IP产品组合,包括独有的RX系列和基於Arm Cortex-M架构的RA系列。

瑞萨已开发设计并测试基於开放标准RISC-V指令集架构的32位元CPU核心
瑞萨已开发设计并测试基於开放标准RISC-V指令集架构的32位元CPU核心

RISC-V是一种开放ISA,为具有灵活性、可扩展性、能效和开放的生态系统,在半导体产业迅速普及。许多MCU供应商正加速RISC-V产品的开发,瑞萨自行开发新的RISC-V核心,这种多功能CPU可以用作主要控制器或作为SoC、晶片中子系统甚至是深度嵌入式ASSP中的辅助核心。继先前采用晶心(Andes)科技公司开发的CPU核心,推出32位元语音控制和马达控制ASSP元件,以及RZ/Five 64位元通用微处理器(MPU)後,使瑞萨成为新兴RISC-V市场先进的供应商。

瑞萨RISC-V CPU实现了令人印象深刻的3.27 CoreMark/MHz效能,优於市场上的类似架构。

瑞萨目前向特定客户提供基於新核心的样品,预计2024年第一季推出首款基於RISC-V的MCU及相关开发工具。

關鍵字: CPU  瑞薩 
相关产品
瑞萨新款AnalogPAK可程式混合讯号IC可减少BOM成本
瑞萨与英特尔合作为新款Intel Core Ultra 200V系列处理器提供最隹化电源管理
AMD Instinct MI325X加速器提 提供HBM3E记忆体容量
是德科技可携式800GE桌上型系统 适用於AI和资料中心互连测试
AMD扩展Alveo产品系列 推出纤薄尺寸电子交易加速卡
  相关新闻
» 史丹佛教育科技峰会聚焦AI时代的学习体验
» 土耳其推出首台自制量子电脑 迈入量子运算国家行列
» COP29聚焦早期预警系统 数位科技成关键
» MIPS:RISC-V架构具备开放性与灵活性 满足汽车ADAS运算高度需求
» 应材於新加坡举行节能运算高峰会 推广先进封装创新合作模式
  相关文章
» 掌握石墨回收与替代 化解电池断链危机
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» 超越MEMS迎接真正挑战 意法半导体的边缘AI永续发展策略
» 光通讯成长态势明确 讯号完整性一测定江山
» 分众显示与其控制技术

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BP8006CESTACUKT
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw