帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 產品 /
瑞薩開發第一代自有32位元RISC-V CPU核心
 

【CTIMES/SmartAuto 陳玨報導】   2023年12月01日 星期五

瀏覽人次:【1342】

瑞薩電子(Renesas Electronics)宣布已設計並測試基於開放標準RISC-V指令集架構(ISA)的32位元CPU核心。新的RISC-V CPU核心將擴充瑞薩現有的32位元微控制器(MCU)IP產品組合,包括獨有的RX系列和基於Arm Cortex-M架構的RA系列。

瑞薩已開發設計並測試基於開放標準RISC-V指令集架構的32位元CPU核心
瑞薩已開發設計並測試基於開放標準RISC-V指令集架構的32位元CPU核心

RISC-V是一種開放ISA,為具有靈活性、可擴展性、能效和開放的生態系統,在半導體產業迅速普及。許多MCU供應商正加速RISC-V產品的開發,瑞薩自行開發新的RISC-V核心,這種多功能CPU可以用作主要控制器或作為SoC、晶片中子系統甚至是深度嵌入式ASSP中的輔助核心。繼先前採用晶心(Andes)科技公司開發的CPU核心,推出32位元語音控制和馬達控制ASSP元件,以及RZ/Five 64位元通用微處理器(MPU)後,使瑞薩成為新興RISC-V市場先進的供應商。

瑞薩RISC-V CPU實現了令人印象深刻的3.27 CoreMark/MHz效能,優於市場上的類似架構。瑞薩目前向特定客戶提供基於新核心的樣品,預計2024年第一季推出首款基於RISC-V的MCU及相關開發工具。

關鍵字: CPU  瑞薩 
相關產品
瑞薩第四代R-Car車用SoC瞄準大量L2+ ADAS市場
[COMPUTEX] Supermicro機櫃級隨插即用液冷AI SuperCluster支援NVIDIA Blackwell
瑞薩新款RA0 MCU系列具備超低功耗功能
IAR以開發環境支援瑞薩首款通用RISC-V MCU
瑞薩新款通用32位元RISC-V MCU採用自研CPU核心
  相關新聞
» 伊頓電氣首度參展Energy Taiwan 推出創新儲能與電力管理方案
» 經濟部舉辦台德車輛論壇 宣布合作設立東南亞首座Level 3實驗室
» Zentera:加速協助企業將零信任從理論轉化為實踐
» 意法半導體與高通達成無線物聯網策略合作
» 恩智浦全新電池接線盒IC整合關鍵電池管理系統多功能
  相關文章
» 從定位應用到智慧醫療 藍牙持續擴大創新應用領域
» 數位電源驅動雙軸轉型 綠色革命蓄勢待發
» 晶圓製造2.0再增自動化需求
» 探討用於工業馬達控制的CANopen 協定
» 高速線纜產線100%驗證真能辦到嗎? ACMS高效解決難題!

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.226.185.196
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw