电子设计自动化(EDA)工具大厂新思科技(Synopsys)15日宣布推出新一代实体设计解决方案Galaxy IC Compiler。除在台北举行全球同步的发表会,并与工研院系统芯片技术中心(STC)签订90奈米芯片研发合作备忘录。
Synopsys 表示,IC Compiler整合以往各自的独立作业,进一步提升新一代的实体设计解决方案。这是第一款将实体合成、频率树合成、绕线、良率优化与签证(sign-off)相互关联性整合的实体设计解决方案,可协助设计者缩短产品开发时程。IC Compiler为Synopsys Galaxy Design Platform的核心,成为从RTL到芯片制程互相密合的解决方案。
IC Compiler利用Synopsys在合成、时序、配置、绕线、蚀刻与签证上的核心技术,再配合实体设计的创新作法,提升设计质量;而将配置、频率树合成、绕线、良率优化与时序签证等原本各自独立的步骤整合,延伸实体合成至完整配置与绕线,亦是该解决方案的优势之一。
IC Compiler预计从2005年6月起,提供业界生产使用。Synopsys在产品发表会中亦与工研院系统芯片签订合作备忘录,双方将锁定90奈米芯片的SSO(瞬间切换输出造成之噪声)、SN(半导体基底制程噪声)等技术,进行相关研发计划。