電子設計自動化(EDA)工具大廠新思科技(Synopsys)15日宣布推出新一代實體設計解決方案Galaxy IC Compiler。除在台北舉行全球同步的發表會,並與工研院系統晶片技術中心(STC)簽訂90奈米晶片研發合作備忘錄。
Synopsys 表示,IC Compiler整合以往各自的獨立作業,進一步提升新一代的實體設計解決方案。這是第一款將實體合成、時脈樹合成、繞線、良率最佳化與簽證(sign-off)相互關聯性整合的實體設計解決方案,可協助設計者縮短產品開發時程。IC Compiler為Synopsys Galaxy Design Platform的核心,成為從RTL到晶片製程互相密合的解決方案。
IC Compiler利用Synopsys在合成、時序、配置、繞線、蝕刻與簽證上的核心技術,再配合實體設計的創新作法,提升設計品質;而將配置、時脈樹合成、繞線、良率最佳化與時序簽證等原本各自獨立的步驟整合,延伸實體合成至完整配置與繞線,亦是該解決方案的優勢之一。
IC Compiler預計從2005年6月起,提供業界生產使用。Synopsys在產品發表會中亦與工研院系統晶片簽訂合作備忘錄,雙方將鎖定90奈米晶片的SSO(瞬間切換輸出造成之雜訊)、SN(半導體基底製程雜訊)等技術,進行相關研發計畫。