帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
富士通採Cadence奈米分析技術
可提升時脈驗證準確性

【CTIMES/SmartAuto 楊青蓉 報導】   2002年12月04日 星期三

瀏覽人次:【1156】

益華電腦公司(Cadence)日前獲富士通採用其VoltageStorm及SignalStorm作為富士通特殊高階應用程式用積體電路(ASIC)的標準電源驗證及奈米延遲時間計算的解決方案。富士通相信在採用Cadence所開發之技術之後,將可針對130和90奈米ASIC和ASSP設計為主要應用的網路、數位化家庭電子產品及資訊技術等應用,大幅提升時脈驗證的準確性,並加快時脈收斂作業的速度。

富士通技術研發部實體設計CAD組組長H.Takaoka表示,『使用130奈米的製程技術來開發高階ASIC時,驗證和分析的作業會變得非常困難,同時需要花費許多的時間和人力;而若採用90奈米的技術,那又是更加困難。但是在將益華電腦的SignalStorm和VoltageStorm納入我們設計流程的標準之後,即使針對我們最大型的設計,也可以計算出訊號整合性效應對於線路延遲的影響情況,進而得到準確的時脈驗證結果,和加快時脈收斂作業的速度。」

Cadence表示,對於目前的各種大型系統晶片(SoC)設計而言,設計人員必須考慮一些在較小型的設計中,完全不需要考慮的物理現象。且隨著製程元件的幾何尺寸不斷下降,無可避免的一定要非常精確地計算出複雜的交錯寄生效應所造成的奈米延遲時間,以及瞭解造成的電壓(IR)降所導致訊號完整性的問題。而在結合VoltageStorm和SignalStorm之後,就可以提供設計人員一項解決方案,使其能夠處理奈米尺寸設計所無法擺脫,卻又非常難以進行分析的訊號完整性時脈問題。VoltageStorm已經是全晶片電源配置驗證(full-chip power grid verification)方面的工業標準,它可以快速地提供正確、瞬間的IR下降資料給SignalStorm。而SignalStorm則可以利用這些資料進行奈米級延遲計算,且其結果的誤差量可以維持在SPICE的百分之2以內。

由於SignalStorm的延遲時間計算結果非常精確,同時其速度是傳統延遲時間計算程式的4-20倍;因此富士通預期可以在完全不影響交貨時間的情況下,驗證規模超過四倍以上的ASIC和SoC。富士通已經將VoltageStorm及SignalStorm整合在其設計流程中,且計畫將這些工具應用在生產設計作業中。

關鍵字: 益華電腦(Cadence富士通  技術研發部實體設計  EDA 
相關新聞
富士通入選GENIAC研發計畫 發展具邏輯推理能力的大型語言模型
中華電信與富士通合作創新開發全光和無線網路
富士通利用生成式AI預測蛋白質結構變化 創新藥物發現技術
富士通與微軟締結全球戰略夥伴 共同開發永續轉型雲端解決方案
FCCL攜手Blue Yonder 升級供應鏈和營運規劃能力
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.191.212.95
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw