帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Cadence與台積電推出數位流程
以CADENCE SOC ENCOUNTER為主

【CTIMES/SmartAuto 黃明珠 報導】   2002年06月13日 星期四

瀏覽人次:【2639】

益華電腦(Cadence)和台灣積體電路公司(TSMC)宣佈其順利完成適用於階層式的內部(in-house)設計數位流程,可以讓設計工程師進行複雜、包含數百萬閘的系統晶片(SoC)設計,以便在TSMC進行製造。Cadence提供給TSMC的Cadence參考流程,包含一組以Cadence為主的階層式Verilog-to-GDSII設計方法和SoC Encounter,特別針對想採用TSMC 0.18微米及以下先進製程的工程師。在SoC Encounter中結合了矽虛擬原型(silicon virtual prototyping)和階層式分割(partition)的技術,以及實體合成的技術。利用SoC Encounter,可以進行包含多達三千萬閘的大型系統晶片設計。

益華電腦表示,SoC Encounter會先讀取RTL或閘等級列表(gate-level netlist)中的資料,然後很快地計算出整個晶片上"模擬原型"處理的結果;包括時序、繞線情況、晶片尺寸、耗電量以及訊號完整性的情形。而利用此實體虛擬原型的功能,設計師可以很快速地確認這個設計實體的可行性,並且進行必要的邏輯修正。之後這個原型結果會被分割成許多個階層式的區塊(block);包括連接腳配置和時序的限制條件等。而在完成這些作業之後,就會在區塊層級進行各項實體合成和詳細的單元(cell)配置及繞線規劃。最後會將整個設計組合起來,並且偵測和修正任何異常的訊號完整性結果。

台積電行銷副總,胡正大表示,「Cadence SoC Encounter是一款功能強大的平台,可以滿足我們工作小組對於更先進之晶片設計的需求。這項流程是透過Cadence數位設計流程,並採用台積電領先全球的製程技術來進行測試。」

Cadence SP&R產品線總經理,Ping Chao表示,「將這套流程應用在全球最先進的系統晶片製造廠商 - 台積電 - 的製程中,對SoC Encounter而言是一個重要的里程碑。表示我們旗艦級的SP&R系統,可以適用於各種要求最嚴格的設計。且更重要的,是可以讓我們的合作廠商,在產品上市時間方面佔到優勢。」

關鍵字: Candence  台積電(TSMC胡正大  Ping Chao  系統單晶片 
相關新聞
新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
Ansys、台積電和微軟合作 提升矽光子元件模擬分析速度達10倍
台積電擴大與Ansys合作 整合AI技術加速3D-IC設計
矽光子產業聯盟正式成立 助力台灣掌握光商機
新思科技利用台積公司先進製程 加速新世代晶片創新
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 揮別製程物理極限 半導體異質整合的創新與機遇
» 跨過半導體極限高牆 奈米片推動摩爾定律發展
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.227.134.45
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw