账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
EDA出新招 数据不全也能快速设计实作
 

【CTIMES / SMARTAUTO ABC_1 报导】    2011年04月12日 星期二

浏览人次:【5340】

有鉴于电子产品Time to Market压力愈来愈大,研发人员的设计时程表也更加压缩,需要大规模整合具有数百万个设计组件(instance)、速度达十亿级(gigascale),EDA厂商新思科技本月(4/7)宣布推出Galaxy 实作(implementation)平台的最新技术── DC Explorer,可协助设计业者大幅加速高质量设计数据(design data)的开发。

新思科技RTL、功率与测试自动化部门资深产品营销总监Gal Hasson表示,在当今大型复杂IC的RTL设计开发早期阶段中,设计数据往往来自各个不同的来源。但是过去的EDA工具却无法快速且有效的进行数据的探究改善、修正设计问题,遑论建立一个可以达到高度收敛实作流程的较佳RTL合成起始点。DC Explorer提供设计人员所需的RTL探究能力,协助他们在进行实作前有效识别潜在的设计改善空间及问题所在。

DC Explorer藉由提供5倍速的运行时间(runtime)以及与DC Ultra RTL合成(synthesis)达成10%的时序(timing)与面积(area)关联性,DC Explorer可处理上述所提及的挑战,同时它还能在数据不完整的情况下执行,如果手边的RTL输入与限制条件、链接库模型不完整时,可以针对欠缺的内容产生整体性报告,因此可以被用于设计流程的最初期,以便管理高质量RTL的开发和限制条件 (constraint),进而协助设计流程的收敛(convergent)。

Gal Hasson同时表示,如要提高生产力,缩短SOC复杂的设计流程是必走之路。采用DC Explorer目前已获得意法半导体采用。此外,面对处理器厂商不断推出多核产品,Gal Hasson说,多核产品设计相当重视应用,这也是DC Explorer的应用领域之一。

相关新闻
史丹佛教育科技峰会聚焦AI时代的学习体验
土耳其推出首台自制量子电脑 迈入量子运算国家行列
COP29聚焦早期预警系统 数位科技成关键
AI伺服器和车电助攻登顶 估2024年陆资PCB产值达267.9亿美元
联合国气候会议COP29即将闭幕 聚焦AI资料中心节能与净零建筑
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BP7H2N0GSTACUKJ
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw