Altera公司宣布,Stratix III FPGA在其LVDS I/O上支持序列Gigabit媒体独立接口(SGMII)。Stratix III LVDS I/O的接口速率达到1.25 Gbps,满足SGMII严格的抖动性能要求,支持不含收发器的三速以太网络(10/100/1000 Mbps)接口。Stratix III FPGA是首款在LVDS接脚上支持Gigabit以太网络SGMII的可编程逻辑组件,降低每项组件的成本和功率消耗,并可提供更多的接口。
Stratix III FPGA的SGMII I/O支持组件可透过小型可插拔(SFP)光纤模块来连接Gigabit以太网络埠。用户使用Stratix III FPGA的LVDS信道,可以在多埠应用中整合较多的Gigabit以太网络信道,例如96埠SGMII交换器等。
Altera公司高阶产品营销资深总监David Greenfield评论表示:「Stratix III FPGA首次同时实现了低功率消耗、高性能和大容量,大大提高客户端的价值。除此之外,Stratix III FPGA LVDS I/O的高速数据以及低抖动性能为固网应用提供极具成本竞争力的SGMII Gigabit以太网络接口。」
Stratix III FPGA LVDS信道之所以能够支持Gigabit以太网络SGMII,是因为其架构具有较低的抖动特性,支持动态相位对齐(DPA)和软式核心时钟数据恢复(CDR)模式。软式核心CDR在可编程架构中以IP的形式实现,可从嵌入时钟的数据中提取时钟,支持SGMII。