帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
利用模型化基礎設計將通訊協定佈署至FPGA
 

【作者: Hung Nguyen等人】   2018年04月16日 星期一

瀏覽人次:【10206】


為了在追求加速嵌入系統開發及維持其可靠性的同時,又能夠兼顧降低開發成本,產業界開始轉向可重組的設計架構,這種架構能夠適用於未來的任務要求,並且可以掌握系統失靈的狀況。這些可重組的子系統通常以資源受限的FPGA硬體、或者功能完善、帶有特定DSP的多核心處理系統為基礎。


以FPGAs做為目標硬體時,必須使用Verilog或VHDL來開發,而處理器的開發則是須透過C/C++。許多演算法與零件,特別是與通訊相關領域,會同時需要將以處理器為基礎與FPGA為基礎的兩種子系統作為目標。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
FPGA開啟下一個AI應用創新時代
專攻低功耗工業4.0應用 可程式化安全功能添防禦
以3D模擬協助自動駕駛開發
以設計師為中心的除錯解決方案可縮短驗證時間
無線通訊的未來--為無所不在的連接做好準備
comments powered by Disqus
相關討論
  相關新聞
» 史丹佛教育科技峰會聚焦AI時代的學習體驗
» 土耳其推出首台自製量子電腦 邁入量子運算國家行列
» COP29聚焦早期預警系統 數位科技成關鍵
» MIPS:RISC-V具備開放性與靈活性 滿足ADAS運算高度需求
» 應材於新加坡舉行節能運算高峰會 推廣先進封裝創新合作模式


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BP825LPYSTACUK3
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw