帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
實體連接應用探微
FPGA設計除錯

【作者: Brock J. LaMeres】   2004年10月05日 星期二

瀏覽人次:【7942】

數位系統設計師轉而使用FPGA作為主要的建構基礎,是因為看中FPGA的彈性和擴充能力,但FPGA的除錯依然是設計師在整個開發過程中所需面對最費時的工作之一。有許多強大的邏輯分析工具可以協助驗證小組迅速地完成FPGA問題的除錯,但如果無法在儀器與待測裝置之間提供一個可靠的電氣連接,擁有再強大的邏輯分析儀也是枉然。不可靠的連接可能會誤導設計師專注於純粹由FPGA設計與邏輯分析儀之間的電氣連接所引發的錯誤。


本文將說明如何成功地將邏輯分析儀連接到FPGA,並介紹三種最新的連接/除錯方式(外部無接頭式探測、內部動態探測及被忽略信號的探測)。文中將會詳細說明每一種連接方式的實體實作,以協助FPGA系統設計師順利完成邏輯分析儀的連接。


《圖一 許多功能強大的邏輯分析工具可供FPGA設計師使用,但如果沒有建立可靠的探測連接,再強大的工具也派不上用場。》
《圖一 許多功能強大的邏輯分析工具可供FPGA設計師使用,但如果沒有建立可靠的探測連接,再強大的工具也派不上用場。》

外部無接頭式探測
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
FPGA開啟下一個AI應用創新時代
專攻低功耗工業4.0應用 可程式化安全功能添防禦
以設計師為中心的除錯解決方案可縮短驗證時間
移動演算法 而非巨量資料
最大限度精減電源設計中輸出電容的數量和尺寸
comments powered by Disqus
相關討論
  相關新聞
» 安立知獲得GCF認證 支援LTE和5G下一代eCall測試用例
» 資策會與DEKRA打造數位鑰匙信任生態系 開創智慧移動軟體安全商機
» 是德科技推動Pegatron 5G最佳化Open RAN功耗效率
» 是德科技PathWave先進電源應用套件 加速電池測試和設計流程
» DEKRA德凱斥資10億新建總部與實驗室 提供一站式測試檢驗服務


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8B8C2ZWJUSTACUK0
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw