帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
挑戰更簡易迅速的可配置處理器設計文章
 

【作者: 鄭妤君】   2004年08月04日 星期三

瀏覽人次:【3178】

在晶片設計朝向SoC(系統單晶片)的趨勢發展下,嵌入式處理器(embedded processor)成為一大競爭市場,除有ARM、MIPS等業者互別苗頭,Tensilica、ARC等廠商則是以訴求客製化與彈性設計特色的可配置組態(configurable)處理器企圖闖出一片天地;其中Tensilica繼在2004月5月份推出新一代的Xtensa LX處理器核心之後,進一步發表搭配該產品的XPRES編譯器。Tensilica表示,設計人員只需輸入採用標準ANSI C/C++語言的原始演算法,該編譯器就能自動產生RTL程式碼,不必再使用VHDL或Verilog之類的設計語言來發展硬體,可為設計案縮短的時程甚至可達數月。


《圖一 Tensilica行銷暨業務資深副總裁Bernie Rosenthal》
《圖一 Tensilica行銷暨業務資深副總裁Bernie Rosenthal》

Tensilica行銷暨業務資深副總裁Bernie Rosenthal表示,嵌入式處理器由於具備小體積、低功耗的特性,且更具備成本優勢,早已經是消費性電子廣泛採用的處理器核心;而可針對不同的特殊應用進行設計的可配置組態處理器,更由於其彈性化的優勢,成為嵌入式處理器市場備受重視的生力軍。Tensilica在5月份所推出的新架構Xtensa LX,針對早期的IC設計方法無法由處理器執行之工作產生客製RTL程式碼的問題提出解決方案;該公司表示處Xtensa LX具備可取代RTL硬體、減少設計複雜性與降低成本的優勢,且因具備可程式能力,業者可透過軟體方式解決市場標準與需求更新所帶來的晶片修改要求,以避免重新設計(re-spin)的麻煩。


而XPRES編譯器則是進一步藉由以多個可配置組態處理器做為基礎,實現自動化的IC設計和軔體發展程序;Rosenthal指出,傳統以RTL為基礎的設計,雖發展已經具備一定成熟度,但所需的設計時程較長,尤其是驗證時間更佔去了70%以上的比例,且不具備可程式化的功能;XPRES的設計方法則可自動決定那些功能應由硬體加速,然後為這些功能產生完整的硬/軟體解決方案,設計師可由C語言開始進行設計,編譯器會自動產生所需的RTL程式碼並預先進行驗證以確保其正確性,因此能節省大量的驗證時間。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
2007年亞洲媒體團矽谷採訪特別報導(上)
掌握多媒體消費電子新商機
對的合作夥伴是事半功倍的捷徑
Configurable Processor的劃時代意義
comments powered by Disqus
相關討論
  相關新聞
» 調查:社群平台有顯著世代差距 35歲以上為FB重點用戶
» 宜特再獲USB-IF授權 全面領航USB4、PD 測試
» 意法半導體公布第三季財報 業市場持續疲軟影響銷售預期
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 攸泰科技躍上2024 APSCC國際舞台 宣揚台灣科技競爭力


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BA6V9478STACUK5
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw