隨著許多高速處理器、大容量硬碟、磁碟陣列、顯示卡、乙太網路和光纖資料通訊以及記憶體陣列等設備的通訊速度不斷加快,因此需要更快速的匯流排介面來符合其應用需求。
目前半導體技術能製造出比以前更快的邏輯電路,但僅靠提高邏輯電路速度並不足以加快匯流排速度。匯流排架構工程師必須處理匯流排電容、因為訊號線長度不同所造成的訊號歪斜現象、難以預測的匯流排負載變化以及系統零組件的誤差。匯流排速度越快,電壓就必須越精確。而這些問題都與俗稱為I/O電源或VIO.的匯流排收發器電源供應息息相關,因此現代匯流排必須小心設計其電源才能有效發揮最大效能。
回溯相容性是PCI匯流排的最大優勢。PCI特別工作小組已發展出一套方法讓PCI擴充槽能同時支援新型與舊規格的PCI電路板。早期的PCI電路板和PCI-X 1.0(又稱為mode-1)電路板都使用3.3V VIO,而PCI-X 2.0 266MHz和533MHz(又稱為mode-2)電路板使用的則是1.5V VIO電壓。誤用3.3V電源的mode-2電路板會發生故障;而誤用1.5V電源的舊規格或mode-1電路板,則可能會沒有足夠的電壓在匯流排產生邏輯“1”訊號。
...
...
使用者別 |
新聞閱讀限制 |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10則/每30天 |
5/則/每30天 |
付費下載 |
VIP會員 |
無限制 |
20則/每30天 |
付費下載 |