账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
挑战深次微米时代之ASIC/SoC设计
 

【作者: 徐富桂】2003年10月05日 星期日

浏览人次:【3936】

积体电路的发展趋势显示,奈米时代已经来临。目前主流设计已利用180nm(0.18μm)、150nm(0.15μm)制程实现,而一些先进设计,如高速微处理器(CPU)和高级记忆体等,更已经采用130nm(0.13μm)甚至100nm(0.1 μm)、90nm技术进行制造。从制造端来看,占世界晶圆代工市场76%的台湾晶圆双雄不约而同的朝向高阶制程技术发展,根据ITIS计画统计,台积电与联电对高阶制程技术养成态度相当积极,且高阶技术已逐渐成为其营收重要来源。


以2003年第二季而言,台积电0.13μm占营收17%、0.15μm占21%、0.18μm占24%、0.25μm占20%、0.35μm及0.5μm分别占9%。其中0.18μm在过去一年来皆维持在21~24%﹐但0.25μm占营收比重却逐渐萎缩﹐由27%降至20%﹐0.35μm及0.5μm也迅速由过去的二位数市占率下滑至9%。而在联电方面,2003年第二季营收结构中﹐0.13μm占6%、0.15μm占8%、0.18μm占24%、0.25μm占22%、0.35μm及0.5μm分别占28%、12 %。高阶产能占营收比重虽不如台积电多﹐不过大趋势也是往高阶深次微米制程迈进。


奈米设计的挑战
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
共同建立大胆的 ASIC 设计路径
以设计师为中心的除错解决方案可缩短验证时间
轻松有趣地提高安全性:SoC元件协助人们保持健康
解决功率密度挑战
FPGA从幕前走向幕后
comments powered by Disqus
相关讨论
  相关新闻
» 数智创新大赛助力产学接轨 鼎新培育未来AI智客
» VicOne深植车用资安DNA再报喜 获TISAX AL3最高等级认证
» 勤业众信献策5方针 解决GenAI创新3大常见风险
» Fortinet整合SASE突破组织分散管理困境 重塑云端安全的混合未来
» UD Trucks选用VicOne解决方案 利用情境化攻击情报洞察风险


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA0OXV7USTACUKR
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw