账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
Structured ASIC行不行?
抢攻ASIC与FPGA的灰色地带

【作者: 歐敏銓】2004年03月25日 星期四

浏览人次:【3347】

相信有些人已注意到去年才冒出的一个新名词 - "Structure ASIC",它是ASIC业者所提出的新解决方案,有意抢攻今日ASIC与FPGA之间的一大片空白市场。它的概念很简单,既然标准电路单元(Standard Cell)的ASIC途径太过僵化,而FPGA途径又无法满足高效能、低耗电等需求,那何不寻求中间路线,也就是在ASIC的电路设计加入可程化的逻辑区块/金属层,进而兼顾两种技术的优势。


这个想法颇具说服力,因为如大家所熟知的,ASIC与FPGA的优缺点正好是互相对立。 ASIC虽能提供最佳的元件密度、高效能、低耗电及大量生产的成本效益,但却有极高的投产门槛及变更设计上的困难。 FPGA的可现场编程优势明显,但却有元件密度不高的缺陷,这主要是因它将近九成的空间用在可程式的互连线路的原因;至于效率上,FPGA一般只能达到ASIC的20%,在耗电上更可能高于ASIC十倍至十五倍。


由此看来,这两者的中间地带确实存在,问题是该用什么方法来加以填补呢?依Structure ASIC的业者所声称的,他们的作法能做到Standard Cell ASIC元件密度的35%,效能上更能达到七成左右,而在耗电上则只会高出二倍或三倍,但远低于FPGA的状况。此外,可自我定义的金属层弹性则能让客户在设计成本上降低到原本的四分之一,并且省下不少在光罩上的成本。当然,他们也强调在设计时程上的好处,也就是从设计交出(design handoff)到​​出产原型(prototype),相较于一般需要三到六个月的ASIC来说,Structure ASIC只需要约六个星期的时间,快了一半以上。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
FPGA开启下一个AI应用创新时代
共同建立大胆的 ASIC 设计路径
专攻低功耗工业4.0应用 可程式化安全功能添防御
以设计师为中心的除错解决方案可缩短验证时间
移动演算法 而非巨量资料
comments powered by Disqus
相关讨论
  相关新闻
» 意法半导体公布第三季财报 工业市场持续疲软影响销售预期
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 攸泰科技跃上2024 APSCC国际舞台 宣扬台湾科技竞争力
» 东芝推出高额定无电阻步进马达驱动器TB67S559FTG
» 艾迈斯欧司朗全新UV-C LED提升UV-C消毒效率


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA05AOJCSTACUKE
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw