账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
SerDes 的基础
 

【作者: Atul Patel】2011年07月26日 星期二

浏览人次:【92792】

SerDes 是什么?

SerDes(序列器/解除序列器)是能够将大位元宽度的单端汇流排,压缩为一个或多个差动讯号的装置,差动讯号的切换频率会高于大位元宽度的单端汇流排。 SerDes能够使大量资料点对点传输,同时缩减实作宽平行资料汇流排的复杂度、成本、功耗及电路板空间。使用SerDes可达到绝佳的效益,因为平行资料汇流排的频率超过500MHz (1000Mbps),在如此高的频率下,宽平行汇流排本身的问题会加剧。切换速度较快的平行汇流排需要耗用较多电源,而且在时脉容差减少的情况下不容易布线。例如,系统设计人员通常很难维持个别平行讯号线路之间类似的偏移。偏移的不相符程度过大,即造成接收器的系统时序问题,因为许多系统都必须时脉输入平行资料,做为一组调准的位元。频率和传输距离增加时,平行资料汇流排实作会发生其他许多问题。讯号完整性、耗电量及时序等问题都会对设计造成重大影响。在现今的精简系统中,电路板空间通常受限,单纯使用许多速度缓慢的平行通道无法传输大量资料(如图一)。在许多应用中,对于系统内部、系统之间或两个不同位置的系统之间,进行点对点大量资料传输而言,SerDes可做为理想的解决方案。


《图一 单端并行总线实作与SerDes数据传输》
《图一 单端并行总线实作与SerDes数据传输》

SerDes的基本运作
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
AI高龄照护技术前瞻 以科技力解决社会难题
3D IC 设计入门:探寻半导体先进封装的未来
SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
超越MEMS迎接真正挑战 意法半导体的边缘AI永续发展策略
CAD/CAM软体无缝加值协作
comments powered by Disqus
相关讨论
  相关新闻
» 经济部深化跨国夥伴互利模式 电子资讯夥伴采购连5年破2,000亿美元
» 筑波举办化合物半导体与矽光子技术研讨会 引领智慧制造未来
» 2024新北电动车产业链博览会揭幕 打造电动车跨界平台迎商机
» Microchip支援NIDIA Holoscan感测器处理平台加速即时边缘AI部署
» 印尼科技领导者与NVIDIA合作推出国家人工智慧Sahabat-AI


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BGAHPSA0STACUKI
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw