今日的系統廠商在進行產品設計時,經常遇到一個狀況,就是數位訊號的完整性很容易出現問題。尤其是高速傳輸介面,如USB 3.0、SATA,或是行動產品的觸控控制,近來常在測試驗證階段發現錯誤,因而必須回頭進行除錯才行,使得開發專案變得曠日廢時。
當產品走向高速傳輸及高頻時脈設計,這時數位系統的訊號就很容易受到外在的干擾,而其中的一大干擾源即是電源迴路所產生的雜訊。如何找出干擾源,必須充分了解電源雜訊、耦合的產生方式,以及對電子系統的干擾影響;在此基礎下,才能善用儀器進行量測分析,並對電源雜訊的干擾提出正確的因應對策,以縮短產品開發時程。
本次CTimes科技論壇特別邀請成功大學電機系林瑞禮教授,為廣大的電子工程設計工作者講授「電源迴路雜訊干擾分析與對策」。林教授本身除了精深的電力電子理論涵養外,對電子系統電源迴路的設計及量測、診斷、除錯也有豐富的實務經驗。
授課對象:本課程適合目前從事先進電子系統設計工作者,尤其是需整合高速傳輸介面,如USB 2.0/3.0、SATA、HDMI,以及行動產品高頻系統設計;或曾遭遇無法通過驗證之除錯難題,如觸控面板出現誤動作。
報名費用:定價4,000元;早鳥價3/16日前3,200元; 團體三人以上3,000/人
報名/洽詢:02-2585-5526 分機 335 郭小姐
活動地點:臺大醫院國際會議中心4樓(台北巿中正區徐州路2號)MAP
活動時間:2012年3月22日(四) 9:30 - 16:30 |