安捷倫科技(Agilent)日前宣佈,為旗下的信號完整性通道模擬器,提供一種新的統計模式。該模式為安捷倫ADS (Advanced Design System) 2009 Update 1的一部分,很適合用來設計與驗證,現今大多數消費性和企業數位產品的高速晶片間數據鏈路 – 從筆記型電腦和資料中心伺服器,到電信交換中心和網際網路路由器。
新的通道模擬器模式藉由加快模擬速度,讓這類產品的製造商能夠更快地進行探索及達到最佳的設計,同時可避免反覆修改原型而浪費寶貴的時間和金錢,對於大幅縮短產品的上市時程很有助益。為了為發射器、通道和接收器選擇一組最理想的特性,現今的工程師在信號完整性的領域中必須為設計空間內無數的資料點,決定超低的誤碼率(BER)輪廓。使用傳統的技術來執行這項工作,將耗費相當長的模擬時間。
在每秒數十億位元的速率下,會發生阻抗不匹配、反射、串音、集膚效應和介電損耗等高頻現象。安捷倫的通道模擬器可以讓設計師使用電路層級模型來執行模擬,並對照測得的資料和佈局的EM模擬來進行驗證。
台灣安捷倫科技電子量測事業群總經理張志銘表示,使用安捷倫的通道模擬器所提供的新的統計模式,可以省去幾百萬個位元的冗長模擬。如今工程師只要幾秒鐘的時間,就可以產生眼圖和超低的BER輪廓,以進行快速又完整的 ‘what if’ 設計空間探索。