帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 產品 /
Cadence推出自動打線技術
提供任意角度多層面打線能力 可預行打線及運作中接腳互換

【CTIMES/SmartAuto 王意雯報導】   2000年10月30日 星期一

瀏覽人次:【2018】

益華電腦(Cadence)為協助客戶面對接腳數與密度值愈來愈高的IC封裝潮流,日前推出一套Advanced Package Designer(APD)Spider Route自動打線技術,除了採用支援全晶片黏著技術的前瞻設計,同時也進一步補強原本配備SPECCTRA繞線工具的高性能,高穩定度IC封裝打線設計環境。APD Spider Route為IC封裝工程師提供真正任意角度多層面打線能力,並行式打線,可預行打線及運作中(On-The-Fly)接腳互換等強大功能。

隨著系統廠商對更高密度層次IC封裝技術的熱切需求,市場上將有更多封裝廠商引進更複雜與具有更高智慧的自動打線方式。APD Spider Route大幅提昇Cadence現有封裝設計工具組合的自動打線能力後,已成為同類型產品中惟一擁有全自動打線與製作多晶片,單封裝系統(System-in-Package)實力,另外又支援所有單層面,多層面,覆晶(Flip-ship),多覆晶及傳統接合打線封裝技術的超級軟體。

APD Spider Route自動繞線工具提供下列主要的功能與特點:

* 真正的任意角度多層面打線-可獲致最大的可打線通道與全體總打線面積,達到最高可能的路徑完成率。APD Spider Route會預先查驗所有可能的通道,分析起點至終點的標的物,再經過可容納最高密度的路徑拉線,因而能達成上述的效果。

* 並行式打線-同時執行晶片-封裝及封裝-托盤的條碼打線(Bar Routing),節省工作時間。

* 可預行打線的能力-在開始打線前先行決定所有的不可繞線通道,使用與真正打線機完全相同的打線技術。使用者據此可迅速地決定並修正過度擁擠的區域。系統會自動顯示過度擁擠的區域,並提供使用者所有必要的工具,以便於在實際打線前,先行置換或重定義接腳位置。

* 運作中調換接腳-使用者可利用選項勵能指揮打線器自動調換可合法變動的接腳,避開通道間的相互衝突,以消除多次重覆打線的風險,進而得到最佳的打線路徑。

關鍵字: 益華電腦(CadenceEDA 
相關產品
Cadence推出全新Certus設計收斂方案 實現十倍快全晶片同步優化簽核
Cadence推出Optimality Explorer革新系統設計 以AI驅動電子系統優化
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證
Cadence推出Tensilica浮點運算DSP系列 為運算密集應用提供可擴充效能
擴大支援高階AI影像應用 Cadence新DSP IP鎖定手機與車用裝置
  相關新聞
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求
» 新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
» 恩智浦提供即用型軟體工具 跨處理器擴展邊緣AI功能
» AMD攜手合作夥伴擴展AI解決方案 全方位強化AI策略布局
  相關文章
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BA6T749ASTACUK6
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw