帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Cypress發表新型CyberClocks時脈工具組
能有效簡化PLL可編程作業流程

【CTIMES/SmartAuto 楊青蓉報導】   2003年01月23日 星期四

瀏覽人次:【1499】

柏士半導體(Cypress)日前發表新型全方位時脈研發工具組-CyberClocks。此款新軟體針對可編程時脈的設定提供一套“黑箱”作業模式,能有效簡化時脈設計的流程。相較於傳統針對熟悉鎖相迴路(phased-locked loop, PLL)技術的工程師所設計之軟體,CyberClocks讓沒有任何PLL技術背景的人員都能參與研發工作,進而簡化設定輸入與輸出時脈的需求。

Cypress指出,CyberClocks軟體支援Cypress持續推出的可編程時脈晶片產品,其能協助系統設計業者在可編程模擬環境下,即時的在個人電腦中設定個別特定需求。此套創新的研發工具組提供各種軟體工具,能自動搜尋時脈解決方案,同時大幅縮減使用者的設計時間。CyberClocks軟體能配合各項需求進行繁複的運算,提供最佳化結果以滿足設計者所設定的效能參數。此外,CyberClocks的嵌入型設計規則檢查機制,能確保PLL系統在任何有效的可編程條件與規格參數下,達到理想的穩定度。

Cypress公司時脈技術部門事業經理Wayne Gill表示,「設計業者即使沒有Cypress元件的使用經驗,也能設定系統時脈資訊,並透過CyberClocks軟體快速運算出最佳化結果。此外,CyberClocks 軟體更可讓以往被視為十分複雜的可編程PLL元件,自動執行規則檢查與驗證,以確定元件的相容性。」

CyberClocks軟體透過一份試算表格型式的介面,顯示出暫存器內容以及程式位元的資料,能大幅簡化複雜的運算過程。此外,CyberClocks軟體更為系統設計業者提供一套簡化的介面,其中包含支援最新時脈技術的PLL輸入以及時脈輸出功能。此套介面可協助使用者致力於研發解決方案,而不須參與所有複雜的底層運算,或浪費時間在相關流程上。

關鍵字: 柏士半導體  Wayne Gill  I#!!**#O界面處理器 
相關產品
Cypress推出全新PREMIS 4-PLL時序晶片
Cypress推出2-wire I2C編程介面4-PLL時序晶片
Cypress新I2C Port Expander元件具非揮發性組態
Cypress推出低成本900萬像素APS CMOS影像感測器樣本
Cypress整合型OTG控制器通過USB-IF認證
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» 嚴苛環境首選 – 強固型MPT-7100V車載電腦
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BP9G2YL8STACUKY
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw