安捷倫科技(Agilent Technologies Inc.)於2012年度美國亞利桑那州舉辦的Electrical Performance of Electronic Packaging and System (EPEPS)研討會中,展示了旗下最新的高速數位設計解決方案。
隨著數位信號的速率達到 gigabit 水準,「無法預測」已經成了常態,使得工程師在設計這些高速數位信號時,面臨著各種前所未見的挑戰。安捷倫高速數位設計解決方案包含完整的數位測試工具,可協助工程師克服Gigabit數位設計的挑戰,以便完成設計與模擬、分析、除錯,進而開發出相容的設計。
安捷倫專家於EPEPS 2012中展示了SystemVue 2012.06軟體套件。設計工程師可以使用這套軟體,來建立高速數位晶片對晶片(chip-to-chip)和機架到機架(rack-to-rack)鏈路所需的中通道(mid-channel)中繼器和光鏈路模型,比起使用C語言來進行手動編碼,可省下好幾個月的編程時間。
這些模型之後可送交中繼器和光鏈路客戶,好讓他們使用ADS先進設計系統中的暫態/迴旋模擬器,將模型整合到完整的端對端通道模擬。
安捷倫首席研發工程師Fangyi Rao同時也在Channels and Memory Interface講座的《時脈通道抖動放大之時域分析》課程中,與Juniper Networks技術主管Sammy Hindi共同發表演說。此研討會詳細資訊在epeps.ece.illinois.edu/program.html。