Analog Devices, Inc.美商亞德諾公司,最近推出一系列整合型高效率電源管理IC(積體電路)ADP5050/51/52/53,適用於RF捷變無線電和基於FPGA/處理器(現場可編程閘陣列)應用中的緊湊型、高密度電源解決方案。
|
/news/2014/03/31/1243553490S.jpg |
ADP505x系列電源管理IC設計?整合型電源解決方案,可用於微微型蜂巢式基地台(picocell)和毫微微型蜂巢式基地台(femtocell)、攜帶型和手持式設備以及大多數需要緊湊整合型電源解決方案的應用。 該系列設計支援ADI的RF收發器AD9361,適合軟體定義無線電(SDR)應用;此外還可用作Altera 公司和Xilinx (賽靈思)公司很多FPGA平臺的整合型電源解決方案。 有關ADI整合型電源管理解決方案和FPGA的更多資訊,請造訪: 適用於Altera FPGA的整合型電源解決方案和適用於Xilinx FPGA的整合型電源解決方案。
ADP505x在單個緊湊型48引腳LFCSP (7 mm x 7 mm)封裝內整合多個降壓式穩壓器和LDO(低壓降穩壓器),是一款電源密度高達25 W、PCB面積僅?310 mm2的解決方案。 該系列元件屬於功能極?豐富的多輸出穩壓器,整合四個降壓式開關穩壓器(4 A、4 A、1.2 A、1.2 A)和一個200 mA LDO。 ADP5050整合I2C介面,允許監控元件的輸入電壓和晶片溫度,增加了電源解決方案的整體可靠性。 其整合型設計允許將單款IC用於多種不同應用中,減少了電源設計時間。
ADP5050/51/52/53整合兩個高電流降壓式穩壓器,採用一個外部電阻即可進行電阻編程,允許電源設計人員快速將限流調整?4 A、2.5 A或1.2 A。 所有四個開關穩壓器都可在寬輸入電壓範圍內工作(4.5 V至15 V),並且同步至單一時脈且具有寬廣可編程範圍(250 kHz至1.4M Hz),每個降壓式穩壓器上的可編程相移?0°、90°、180°、270°,可減少輸入漣波。