Altera公司今天宣佈,公司展出了業界首款具有32-Gbps收發器功能的可程式設計元件,在收發器技術上樹立了另一個關鍵里程碑。此次展示使用了基於台積電(TSMC)20SoC製程技術的20 nm元件, 該成果驗證了20nm矽片的性能, 同時也向500多位Altera早期使用計畫的客戶提供了積極的進度標誌——這些客戶正期待著在其高性能需求、以頻寬為中心的應用開發中使用下一代Altera器件。
通過展示32-Gbps收發器資料速率,Altera得以了解高性能收發器設計在台積電20SoC製程上的表現。Altera今天展示的收發器技術將被整合到採用台積電20SoC製程製造的20 nm FPGA產品中。這些元件支援客戶設計下一代極低功率消耗的序列鏈路,迅速達到時序收斂,實現極高品質的訊號完整性。Altera在元件中整合實現尖端收發器技術方面有可靠的記錄,是目前唯一一家可以在產品級28 nm FPGA中實現單晶片整合28 Gbps低功率消耗收發器的公司。作為最先在20 nm晶片中到達32-Gbps里程碑的FPGA供應商,Altera進一步擴大了其收發器技術的領先優勢。
Altera網站上的展示視訊展示了運作在32 Gbps的20 nm收發器,整體抖動為9 ps,極低的隨機抖動只有240 fs。結果顯示了在下一代100G系統關鍵業界規範上還有很大的餘量。
Altera公司產品和企業市場副總裁Vince Hu表示:「今天的新聞為業界以及Altera收發器開發團隊樹立了重要的里程碑。這些20 nm元件含有將用在我們的下一代FPGA中的關鍵IP組件,現在它們經過了驗證,我們充滿信心必能按計劃為市場交付20 nm FPGA。」
Altera下一代收發器創新技術滿足了系統開發人員在全球網路上高速傳送大量資料的需求。與以前的製程節點相比,Altera下一代元件中的收發器,每通道以更低的功率消耗實現了更大的頻寬,而且能夠直接與100G CPF2光模組連接以支援更高的埠密度。