Altera公司發佈2.0版DSP Builder,這款DSP設計工具進行了改進和增強,支援高性能的Stratix系列以及新的硬體驗證和IP整合功能。這款直觀的設計工具簡化了Altera可編程邏輯元件(PLD)上開發數位訊號處理(DSP)系統的工作,Altera的DSP Builder工具允許設計者無須學習新的設計流程或編程語言,就能夠立刻體會到可編程邏輯的優勢。
DSP Builder工具提供了一條無縫的設計流程,設計者能夠在MathWorks的MATLAB和Simulink軟體上進行演算法設計和系統級整合,然後把相應的設計輸出為HDL供Altera的QuartusR設計軟體使用。DSP設計者採用DSP Builder能夠從Simulink軟體中自動地產生預驗證的RTL輸出文件,包括RTL設計和測試平臺。
新版的DSP Builder除了支援Stratix元件系列外,還具有與Quartus II軟體的SignalTapR嵌入分析儀介面。DSP設計者通過這個介面,就能夠在MathWorks的MATLAB工作區觀察DSP開發板的內部節點。新版還為設計者提供了SOPC Builder介面,這是Altera開發可編程單晶片系統(SOPC)應用的開發工具。SOPC Builder介面能夠構建融合了Simulink設計、Altera NiosR嵌入處理器和IP核心的系統。
Narad Networks設計工程師Pinar Ormeci表示,"我們下一代等化器和糾錯方案採用DSP Builder,縮短了評估和完善系統的所需的時間。我們能夠用MATLAB和Simulink工具以及Altera DSP Builder中的邏輯模組來設計一個Simulink的等化器模型,在MATLAB中模擬它,然後轉化為HDL。DSP Builder甚至為我們提供了一個理想的設計開發平臺,來進行設計、模擬和編譯複雜的設計,並立刻在板子上進行測試。"
該公司表示,2.0版DSP Builder其他的功能包括Altera的OpenCoreR Plus免費測試驅動DSP IP,支援黑箱零件。現在2.0版DSP Builder中可用的OpenCore Plus IP核心包括Viterbi編譯器、區域調製/解調器、Reed-Solomon編譯器、數控振盪器(NCO)、快速傅利葉變換(FFT)、無限脈衝回應(IIR)和符號交織/解交織器。這些功能便於Altera的DSP Builder進行複雜的系統級整合,實現自己的專用邏輯。
Altera的亞太區高級市場總裁梁樂觀表示,"面對不斷增加的DSP設計者,Altera的DSP Builder工具彌補了系統設計和可編程邏輯實現之間的空白。Stratix元件先進的訊號處理功能結合Altera 50多個DSP IP的函式庫,設計者能夠快速方便地開發整合系統,滿足市場對複雜DSP應用不斷增加的需求。"