Altera公司10日宣佈正式發售6.0版Nios II嵌入式處理器和Nios II嵌入式設計套件(EDS)。Nios II EDS提供32位元、單精確度、IEEE 754相容浮點運算的支援,含有最近發佈的Nios II C語言至硬體加速(C2H)編譯器。此外,Altera更新了Nios II嵌入式處理器,提高了設計人員構建多處理器系統的效率。
|
/news/2006/05/10/1817515919.jpg |
Altera亞太區行銷總監梁樂觀表示:「Nios II C2H編譯器和浮點運算支援提高了嵌入式軟體發展人員的靈活性,幫助他們提高設計性能,突出了Nios II處理器做為FPGA計算平臺所具有的產品及時面市的優點。6.0版Nios II處理器和EDS的這些特性進一步擴大了Altera在嵌入式系統市場的領先優勢。」
浮點支援是Nios II訂製指令的一部分。訂製指令將軟體運算卸載給硬體,在提高CPU性能方面具有很大的靈活性。使用者選擇該功能後,預先構建好的浮點訂製指令被自動加入到CPU資料通道中,利用專用硬體來完成所有的後續浮點運算。軟體編程工具鏈完全支援浮點訂製指令,為設計人員提供了完全透通的編程模型。
Nios II C2H編譯器是Nios II使用者的效能工具。它從根本上提高了嵌入式軟體的性能,將性能要求較高的C語言副程式自動轉換為硬體加速器,整合到採用FPGA的Nios II子系統中。