Actel公司推出三款最佳化的智財權 (IP) 建置元件,與該公司的可重複編程、以Flash為基礎的ProASIC Plus和高速、以反熔絲為基礎的Axcelerator現場可編程閘陣列(FPGA)共同使用。新的UTOPIA CoreU1LL、CoreU1PHY和CoreU2PHY DirectCore經由該公司開發、驗證和支援,專為非同步傳輸模式(ATM) 通訊系統開發商而設,以開發下一代ATM區域網路(LAN)和基於SONET/SDH設備的ATM系統,以及虛擬私人網路 (VPN)、幀延遲骨幹和住宅寬頻網路。
Actel IP解決方案資深總監Yankin Tanurhan表示,「今日,許多ATM系統設計人員採用該公司的低成本ProASIC Plus和高速Axcelerator FPGA,因為這些元件提供高設計的保密性,並協助系統開發商迅速進入市場。FPGA與新型UTOPIA IP核心的結合,讓通訊設計人員可就便取得低成本建置元件,以實現明確定義的標準功能,還同時對元件某部分進行獨特的應用訂製。」
Actel 表示,CoreU1LL鏈路層(主)介面和CoreU1PHY物理層(從)介面符合ATM論壇關於UTOPIA Level 1的技術規範(2.01版),並支援25 MHz的8位元運行。兩者均包括獨立的傳送/接收時鐘和介面管腳,可單獨使用或組成完整的UTOPIA收發器。CoreU1LL L和CoreU1PHY的資源使用率小於10%的該公司最小的ProASIC Plus和Axcelerator元件,保留FPGA資源進行多重CoreU1核心或附加用戶邏輯。
CoreU2PHY符合ATM論壇關於UTOPIA Level 2的技術規範(1.0版),並支援50MHz的16位元運行。與CoreU1LLl和CoreU1PHY一樣,CoreU2PHY也包括獨立的傳送/接收時鐘和介面管腳。此外,CoreU2PHY可在單PHY模式支援一個MPHY位址,或在多重PHY模式支援多達32個MPHY位址。