芯科实验室(Silicon Laboratories)于日前宣布,推出线上频率树设计服务。设计者可利用此服务,迅速获得Silicon Labs应用工程团队提供的客制化时序架构建议,进一步简化设计、降低BOM材料成本及开发风险。此外,Silicon Labs表示,其频率和振荡器系列提供快速的组件交货期(约两星期或更短时间),可大幅加速产品的上市时程。
强调效能的应用通常需要采用振荡器、频率产生器和频率缓冲器的组合,以针对高速SerDes组件、FPGA、处理器、数据转换器(ADC/DAC)及DSP提供关键的参考时序。不仅个别时序组件的选择非常重要,也必须将系统层级的需求纳入考虑,才能达到最佳效能。
Silicon Labs的在线频率树设计服务,将协助设计者利用网站工具便能输入他们的系统层级需求,并可指明多种参数,包括频率输入/输出数目、输入/输出频率、讯号格式和频率抖动等。Silicon Labs的应用工程团队会检视这些需求,针对效能、成本和和交货期提供一个最佳的时序架构。该时序建议仅需三个工作日内便能完成,可快速响应客户需求。
Silicon Laboratories时序产品总经理Mike Petrowski表示,Silicon Labs的应用团队阵容坚强,不论是在高速PCB设计、讯号整合、讯号终止、电源噪声抑制,以及其他常见于高效能设计应用的各种挑战皆拥有相当丰富的经验。Silicon Labs的在线『频率树设计服务』可迅速回复客户需求,以利客户加速产品开发流程,同时还能降低风险,并且确保下一世代的硬件设计能提供优化的系统效能。