美商柏士半导体23日宣布开始供应可编程SONET/SDH OC-48物理层(PHY)组件:PSI2G100S的样品,此款新产品为Cypress PSI系列(Programmable Serial Interface,可编程串行接口)的第二款产品。PSI2G100S 整合了2.5Gbps的SONET/SDH OC-48收发器、频率数据回复(DR)路、序列并列转换(ERDES)100K可编程逻辑网关、高达240Kbits的通讯内存,锁定OC-48/STM-12光学终端器、SONET/SDH路由器、以及多任务子系统等市场。
PSI2G100S是Cypress在推出全球第一款2.5Gbps可编程物理层组件PSI2G100之后,紧接推出的第二款PSI系列产品。PSI装置提供了1x2.5Gbps至8x1.5Gbps等不同的运作速度,以支持各种不同的高带宽应用环境,更结合了高弹性、可预测频率、使用简易并内嵌SERDES芯片的Cypress复杂式可编程逻辑组件(CPLD)通讯内存及相位闭锁回路(PLL)。
Cypress的WarpR6.1软件将提供完整的编程接口,让研发工程师能轻易地将本身的IP技术,透过HDL区块、HDL文字、或是图形化状态机,与SERDES芯片进行整合。