随着制程技术的不断演进,内存模块解决方案已经从较低速的单倍数据传输率(SDR)演变为较高速的双倍数据传输率(DDR),此外,由于对精确的信号控制的要求,缓存器的使用也与日俱增。为了满足设计的需求,皇家飞利浦电子针对高阶服务器及先进计算设备等需要存取密集式记忆的应用,推出了全新高速缓存器系列。新的缓存器可以精确地控制传输到模块上每个DRAM的信号,大幅提升DDR2暂存内存模块的性能,为DDR2 DIMM的负载优化的设计 。
内存模块市场正朝着更快速的DDR2演进着,因此必须将缓存器的访问速度和信号完整性(signal integrity)优化以迎合设计需求。2005年DDR2模块的产量预计将达到数百万颗,其中缓存器模块将占极多数。飞利浦缓存器的最大传输延迟时间(tPD)仅有1.8奈秒(ns),大大超越了业界改良极限与高速运行的标准,为要求先进且稳定性能的客户提供最好的选择。新组件中还有两款提供同位检查(parity checking)的功能,可增加组件的可信度。所有的新产品都符合或甚至超越联合电子装置工程协会(JECDEC) 所订定的DDR2标准,与主要制造商所提供的内存解决方案可完全兼容。
飞利浦半导体接口产品事业部总经理Pierre-Yves Lesaicherre表示:「随着工作站和服务器对性能要求的提高,内存制造商需要不断开发运行速度更快的解决方案以配合业界的发展。飞利浦新的缓存器不论在速度、信号完整性(signal integrity)及创新功能方面都写下新标准,专门为协助计算机公司和模块制造商满足市场的速度需求而设计。」