Altera公司9日宣布开始发售6.0版的Quartus II软件。该版本包括了由FPGA供货商提供的第一款时序分析工具TimeQuest时序分析仪,为业界标准的Synopsys设计约束(SDC)时序格式提供最直接、最全面的支持。这一最新版本还包括扩展的团队设计功能,能够有效管理高密度设计团队之间的协同合作。这些改进符合了当今高密度90nm的设计要求,同时满足了客户对更高密度FPGA的需求,并为Altera发展下一代65nm产品系列打下了基础。
Synopsys策略联盟总监Lonn Fiance评论说:「FPGA设计人员将业界标准的SDC时序约束格式直接读取到TimeQuest时序分析仪中,能够更迅速的实现时序逼近。采用SDC格式可以提高FPGA设计人员的效率,进一步促进标准时序验证方法在半导体业界的应用。」
与最相近的竞争产品相比,Quartus II软件继续为设计人员的高密度90-nm设计提供完整的速率等级,为低成本90-nm设计提供了三种速率等级。
Altera亚太区营销市场梁乐观表示:「对于那些在高密度、高性能复杂FPGA市场上参与竞争的设计人员而言,Quartus II软件为他们提供了无与伦比的优势。它能够实现当今业界90 nm设计最可靠的性能和效率,并为65 nm的发展做好了准备。客户信赖Altera能够在Quartus II软件中为他们提供最先进的技术,例如TimeQuest时序分析仪,帮助他们在最短的时间内轻松开发出功能强大的设计。」