Altera公司宣布开始发售65-nm Stratix III FPGA系列的首个型号产品EP3SL150。EP3SL150逻辑单元达到150K,在所有高密度、高性能可编程逻辑组件中,其功率消耗最低,适合高性能计算、新一代基地台、网络基础设施以及高阶成像设备等多种应用。
Altera表示,Stratix III FPGA比竞争方案功率消耗低45%,而性能高出25%。Stratix III FPGA和Altera Quartus II设计软件相结合,同时提高效能和性能。例如,在内存接口方面,Stratix III FPGA针对最近通过的JEDEC DDR3 SDRAM标准,为设计人员提供业界唯一的全兼容接口支持,包括DIMM和组件读写均衡等。
为降低功率消耗同时实现高性能,Stratix III FPGA采用了Altera创新的可编程功率消耗技术。这一功率消耗管理技术支持每一个可编程逻辑数组模块(LAB)、数字讯号处理(DSP)模块和内存模块独立工作在高速或者低功率消耗模式下。Quartus II软件的PowerPlay功能根据性能要求自动控制每个模块的工作模式。另一节省功率消耗的独特功能是可选内部核心电压技术,设计人员利用它可以针对高性能应用选择1.1V内部核心电压,针对低功率消耗应用选择0.9V内部核心电压。
Altera公司营销总监梁乐观表示:「Stratix III FPGA前所未有地同时实现了低功率消耗、高性能和高密度,为客户带来了巨大的价值。重视功率消耗或者性能目标的高阶系统设计人员利用Stratix III FPGA,结合我们的Quartus II软件,显著突出了自己的优势。」