为帮助设计人员提高整合度与进一步创新,Altera公司发布了第一款40-nm FPGA和HardCopy ASIC。Stratix IV FPGA和HardCopy IV ASIC皆提供收发器,并且在密度、性能和低功率消耗上遥遥领先。Stratix IV系列有680K逻辑单元(LE),比Altera的Stratix III系列高2倍,是目前市场上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV组件等价,具有1千3百30万逻辑闸。Altera 40-nm组件将满足许多市场对各种高阶应用的需求,例如,无线和有线通讯、军事、广播和ASIC原型开发等。
|
Stratix IV FPGA和HardCopy IV ASIC |
随着对因特网传输视讯、高速无线数据和数字电视等服务需求的不断增长,设计人员需要能够提供更高的数据速率、更高的接口带宽和数据处理能力更强的解决方案,而且其功效要好。为解决这些设计挑战,Altera借助在收发器、内存接口、低功率消耗技术和FPGA内部核心架构上的创新,实现40-nm组件的新功能。
Stratix IV FPGA系列采用了台湾集成电路公司(TSMC)的40-nm制程技术制造,包括两个型号,增强型具有丰富的内存和数字讯号处理(DSP)资源(Stratix IV E FPGA),以及具有收发器的增强型(Stratix IV GX FPGA)。Stratix IV GX FPGA的48个收发器以8.5 Gbps的速率工作,为设计人员提供业界最大的带宽,是任何其他FPGA带宽的两倍以上。Stratix IV GX FPGA还为PCI Express(PCIe) Gen 1和2提供硬式核心硅智财(IP)支持,并支持多种通讯协议,包括Serial RapidIO®、XAUI(包括DDR XAUI)、CPRI(包括6G CPRI)、CEI 6G、Interlaken和以太网络等。
为满足客户对低功率消耗的需求,Stratix IV系列组件采用了Altera获得专利的可编程功率消耗技术。这一低功率消耗技术优化了逻辑、DSP和内存模块,在设计中需要的地方提高性能,而尽可能降低其他地方的功率消耗。
在新的HardCopy IV ASIC系列中,Altera首次提供了采用收发器架构的ASIC选择。在设计中使用Stratix FPGA,具有FPGA硬件和软件协同设计和协同验证的优势,产品上市缩短了几个月的时间,而使用HardCopy ASIC则具有ASIC量产的优势。