安华高科技Avago Technologies宣布,已经在65nm CMOS制程技术上取得17 Gbps SerDes的效能输出。持续其在嵌入式SerDes技术的领导地位,Avago最新一代的制程技术能够节省高达25%的耗电与空间。拥有接近4,500万信道数的SerDes总出货量,Avago在提供可靠高效能IP上拥有稳定辉煌的纪录,现在更以65 nm制程上经验证的17 Gbps SerDes效能将ASIC设计极限推升到更高层次。
Avago SerDes核心的模块化架构与多重速率处理能力具有相当好的缩放弹性,同时高弹性的电源管理选择也为系统制造商带来高达40%的功耗节省,相当适合Ethernet交换器/路由器以及储存交换应用。这项嵌入式SerDes技术可以支持各种广泛的标准,例如PCI-Express、光纤信道(1GFC-16GFC)、CX-4、XAUI/CEI-6G、XFI以及802.3ap等,同时也适合芯片间互连以及背板式架构应用。Avago的ASIC技术同时也提供有内建的BERT,带来信道位错误率的优化,而芯片内建高速监测范围更可以让系统设计工程师在时域上检视芯片内部所接收的信号。
「Avago领先市场推出高效能SerDes IP的能力再一次展现在17 Gbps核心的推出上。」Avago科技ASIC产品事业部副总裁James Stewart表示,「藉由65 nm硅芯片经实际验证的效能表现,我们已经取得了满足先进企业用户越来越高密度与速度需求的良好战略地位。」
Avago在系统层级架构的定义时就已经为产品加入了测试能力,同时也考虑到线路生产测试、功能测试、系统通电与除错以及现场诊断等多种功能,取得了能够以更快速度推出可靠高带宽网络与储存系统的卓越成果。